IDT72V3660L10PF
1050
QFP/23+
原裝,穩(wěn)定供貨,一站式配齊
IDT72V3660
5153
QFP/-
原廠原封裝現(xiàn)貨
IDT72V3660
1240
TQFP/09+
全新原裝現(xiàn)貨熱賣
IDT72V36601L10PF
24500
-/-
原裝 部分現(xiàn)貨量大期貨
IDT72V3660L
18860
QFP/18+
原裝現(xiàn)貨 量多可訂貨
IDT72V3660L10PF
15000
TQFP128/2248+
軍用單位指定合供方/只做原裝,自家現(xiàn)貨
IDT72V3660L10PF
1210
2021+/2021+
原裝現(xiàn)貨特價(jià)銷售/歡迎來電/可以開票
IDT72V3660L10PF
104332
QFP/24+
原裝不僅銷售也回收
IDT72V3660L10PF
396
-/QFP
-
IDT72V3660L10PF
28683
QFP128/21+
原裝現(xiàn)貨終端免費(fèi)提供樣品
IDT72V3660L10PF
1120
TQFP/24+
原廠原裝現(xiàn)貨
IDT72V3660L10PF
52701
QFP/22+
只做原裝,專注海外現(xiàn)貨訂購20年
IDT72V3660L10PF
68500
TQFP100/2025+
一級代理,原裝假一罰十價(jià)格優(yōu)勢長期供貨
IDT72V3660L10PF
2987
QFP/22+
原裝優(yōu)勢房間現(xiàn)貨可長期供貨
IDT72V3660L10PF
20000
N/A/19+
原裝正品熱賣,價(jià)格優(yōu)勢
IDT72V3660L10PF
12500
QFP/24+
100%原裝深圳現(xiàn)貨
IDT72V3660L10PF
36000
QFP/23+
亞太地區(qū)一級代理,二十年BOM配單專家,原裝現(xiàn)貨
IDT72V3660L10PF
16800
TQFP/1808+
原裝正品,亞太區(qū)混合型電子元器件分銷
IDT72V3660L10PF
9400
QFP/23+
原裝現(xiàn)貨
構(gòu)在某通用雷達(dá)信號處理機(jī)中,我們需要對雷達(dá)輸入信號的i和q兩個通道的信號進(jìn)行中頻采樣,采樣精度為12位,最高采樣頻率為20mhz,數(shù)據(jù)采集卡采集到的數(shù)據(jù)要通過pci總線實(shí)時(shí)的傳輸給數(shù)字信號處理板。每路數(shù)字信號字長采用16位,兩路合并為32位數(shù)據(jù),通過pci總線進(jìn)行傳輸。根據(jù)以上要求,采用圖1的設(shè)計(jì)方案。系統(tǒng)設(shè)計(jì)以pci總線控制器為基礎(chǔ),通過主控寫方式將采集到的i、q兩路數(shù)據(jù)實(shí)時(shí)傳送給數(shù)字信號處理板。系統(tǒng)的主要功能模塊有:adc(ad9042)、pci總線控制器(pci9054)、fifo緩沖器(idt72v3660)、系統(tǒng)邏輯控制芯片cpld(epm7128)等。其中adc采用美國adi公司生產(chǎn)的一種高速度、高性能、低功耗的12位ad9042。它片內(nèi)帶有跟蹤/保持放大器和基準(zhǔn)電源,只需單+5v電源即能工作,并能以最高41mhz的速率提供與cmos兼容的邏輯數(shù)據(jù)輸出。而pci9054是plx公司的一種功能強(qiáng)大、使用靈活的pci/cpci系統(tǒng)總線的橋接芯片。它支持32位數(shù)據(jù)、33mhz速率的pci總線,符合v2.1和v2.2版的pci規(guī)范;既可以工作于從模式,又可以工作于pci主模式下。本系統(tǒng)采用pci905
為3.3v,可實(shí)現(xiàn)無縫連接,dsp的數(shù)據(jù)總線直接與fifo的數(shù)據(jù)輸入端口相連,dsp與fifo的時(shí)鐘頻率應(yīng)設(shè)為相同。這樣,無需插入等待周期,控制信號經(jīng)cpld直接轉(zhuǎn)換為fifo的讀寫信號,實(shí)現(xiàn)數(shù)據(jù)的高速存儲。 先進(jìn)先出存儲器 在dma傳輸方式下,由于pci9054內(nèi)部的fifo只有32級深度,實(shí)時(shí)傳送高速數(shù)據(jù)時(shí),pci9054內(nèi)部的fifo會很快存滿,而dsp內(nèi)的數(shù)據(jù)仍會源源不斷的傳送過來,易造成數(shù)據(jù)的丟失,因此必須要擴(kuò)展外部fifo。 本系統(tǒng)采用i d t公司高速cmos同步fifo芯片idt72v3660,它的容量為4096×36bit;有高達(dá)100mhz的讀寫速度;可以兼容3.3v和5v兩種接口電壓。該fifo具有標(biāo)準(zhǔn)的"滿"(ff#)、"半滿"(hf#)、"空"(ef#)等標(biāo)志。系統(tǒng)可以根據(jù)這些標(biāo)志信號控制對fifo的讀寫操作。在cpld的邏輯控制下,當(dāng)wen#有效時(shí),在wclk的每一個上升沿,fifo會把輸人數(shù)據(jù)線上的數(shù)據(jù)存入內(nèi)部存儲器。當(dāng)ren#有效且輸出允許(oe#有效)時(shí),在rclk的每一個上升沿,fifo會把內(nèi)部存儲器中的數(shù)據(jù)發(fā)送到輸出數(shù)據(jù)總線上(低電平用"#"表示)。 控制邏輯
壓都為3.3v,可實(shí)現(xiàn)無縫連接,dsp的數(shù)據(jù)總線直接與fifo的數(shù)據(jù)輸入端口相連,dsp與fifo的時(shí)鐘頻率應(yīng)設(shè)為相同。這樣,無需插入等待周期,控制信號經(jīng)cpld直接轉(zhuǎn)換為fifo的讀寫信號,實(shí)現(xiàn)數(shù)據(jù)的高速存儲。先進(jìn)先出存儲器 在dma傳輸方式下,由于pci9054內(nèi)部的fifo只有32級深度,實(shí)時(shí)傳送高速數(shù)據(jù)時(shí),pci9054內(nèi)部的fifo會很快存滿,而dsp內(nèi)的數(shù)據(jù)仍會源源不斷的傳送過來,易造成數(shù)據(jù)的丟失,因此必須要擴(kuò)展外部fifo。 本系統(tǒng)采用i d t公司高速cmos同步fifo芯片idt72v3660,它的容量為4096×36bit;有高達(dá)100mhz的讀寫速度;可以兼容3.3v和5v兩種接口電壓。該fifo具有標(biāo)準(zhǔn)的"滿"(ff#)、"半滿"(hf#)、"空"(ef#)等標(biāo)志。系統(tǒng)可以根據(jù)這些標(biāo)志信號控制對fifo的讀寫操作。在cpld的邏輯控制下,當(dāng)wen#有效時(shí),在wclk的每一個上升沿,fifo會把輸人數(shù)據(jù)線上的數(shù)據(jù)存入內(nèi)部存儲器。當(dāng)ren#有效且輸出允許(oe#有效)時(shí),在rclk的每一個上升沿,fifo會把內(nèi)部存儲器中的數(shù)據(jù)發(fā)送到輸出數(shù)據(jù)總線上(低電平用"#"表示)。 控制邏輯