上電相位確定性:使用多芯片同步
出處:維庫電子市場網(wǎng) 發(fā)布于:2023-02-28 16:39:57
系統(tǒng)框圖
用于此測試的系統(tǒng)框圖如圖 1 所示,由四個集成 DAC/ADC/DSP IC 組成,每個 IC 由四個 12 GSPS DAC、四個 4 GSPS ADC、12 個數(shù)字上變頻器 (DUC) 和 12 個數(shù)字下變頻器 (DDC) 塊。
DUC/DDC 允許在數(shù)字域內(nèi)進(jìn)行頻率轉(zhuǎn)換和/或內(nèi)插/抽取。使用注入到板上的單個 500 MHz 參考時鐘,然后使用參考鎖定時鐘緩沖器生成 MCS 所需的系統(tǒng)參考信號以及基帶處理器 (BBP) 數(shù)字接口所需的時鐘。該系統(tǒng)還包含四個獨立的鎖相環(huán) (PLL) 合成器,這些合成器生成從公共參考源為每個數(shù)字化 IC 提供時鐘所需的 12 GHz 源。RF 前端連接到每個數(shù)字化儀輸出/輸入,它創(chuàng)建一個過濾和放大的信號到/從邊緣發(fā)射的 RF 連接器。實施完整的配電解決方案。系統(tǒng)所需的所有電壓均由單個 12 V 電源產(chǎn)生。
子陣時鐘樹結(jié)構(gòu)
如前所述,子陣列時鐘樹由一個 500 MHz 參考源組成,該參考源被拆分并發(fā)送到四個獨立 PLL 合成器 IC 的參考輸入,如上圖 1 所示。這個 500 MHz 信號也是 10 dB 耦合、放大,并發(fā)送到另一個時鐘緩沖器 IC,負(fù)責(zé)生成數(shù)字接口所需的系統(tǒng)參考 (SYSREF) 和 BBP 時鐘。這個時鐘樹的目標(biāo)有三個,因為它:
允許單個通道 SYSREF 延遲以糾正 IC 之間的任何走線長度不匹配。
允許單獨的 PLL/合成器相位調(diào)整,因此確保各個數(shù)字化器 IC 時鐘源之間的同步,以補償系統(tǒng)內(nèi)任何感應(yīng)的熱梯度。
使用戶能夠?qū)崿F(xiàn)數(shù)字化 IC 的必要設(shè)置和保持要求。
選擇時鐘樹 IC 是為了證明各種電路板布局異??梢栽谶@些芯片中存在的數(shù)字和模擬延遲塊的幫助下在軟件和/或硬件中得到糾正。終結(jié)果是一個時鐘樹,它可以在每個 IC 的相同采樣時鐘周期內(nèi)向所有需要的 IC 提供 SYSREF 脈沖。
與基帶處理器的數(shù)字接口
四個數(shù)字化 IC 各自建立一個與 BBP 的 JESD204B 或 JESD204C 數(shù)字鏈路接口。1,2該接口負(fù)責(zé)通過物理走線 (SERDES) 將 ADC 和 DAC 代碼傳輸?shù)?BBP 或從 BBP 傳輸。此接口中使用的差分 SERDES 走線數(shù)稱為此鏈路的通道數(shù) (L)。通過鏈路發(fā)送的轉(zhuǎn)換器位分辨率被視為 N'。通道化數(shù)據(jù)路徑(也稱為虛擬轉(zhuǎn)換器)的數(shù)量標(biāo)記為 M。本文所示結(jié)果使用 JESD204C 鏈路,M = 16,N' = 16,DAC 側(cè)鏈路 L = 4,M = 8 , N' = 16, L = 2 對于 ADC 端鏈路。
在數(shù)字轉(zhuǎn)換器 IC 和 BBP 之間傳輸和接收數(shù)據(jù)的速率被稱為通道速率。硅片上的 DSP 模塊(即 DDC/DUC)允許用戶以不同于通過物理通道發(fā)送的數(shù)據(jù)速率的速率對數(shù)字化儀進(jìn)行采樣。因此,通道速率取決于每個數(shù)據(jù)路徑的數(shù)字抽取/內(nèi)插數(shù)據(jù)速率。對于這項工作,使用了 250 MSPS I/Q 數(shù)據(jù)速率。對于 JESD204C 接口,通道速率定義為:
而對于 JESD204B 接口,通道速率定義為:
每個 JESD204B/JESD204C 鏈接都可以在不同的子類中建立。這些子類根據(jù)是否需要多芯片同步或確定性延遲來分離。對于這項工作,顯示的數(shù)據(jù)使用 JESD204C 子類 1 模式,因此利用 SYSREF 信號對齊跨系統(tǒng)中存在的多個鏈路傳輸?shù)臄?shù)字?jǐn)?shù)據(jù)部分。具體而言,在此 JESD204C 子類 1 模式中,SYSREF 信號用于對齊本地擴展多塊計數(shù)器 (LEMC),其傳輸速率為:
多芯片同步方法
在該系統(tǒng)中,寬帶集成 ADC/DAC IC 提供 MCS 電路,以允許所有發(fā)射和接收 RF 通道上的加電確定性相位,即使在 IC 內(nèi)使用 DUC/DDC DSP 塊時也是如此。此 MCS 功能使用戶能夠在工廠校準(zhǔn)期間填充查找表 (LUT),以限度地減少操作停機時間。任何成功的 MCS 演示都必須能夠為每個嘗試的 RF 頻率、熱梯度和系統(tǒng)電源循環(huán)提供系統(tǒng)內(nèi)所有通道的確定性相位。
集成 ADC/DAC IC 包含 12 個 DUC 塊和 12 個 DDC 塊,如上圖 1 所示。這些塊中的每一個都包含一個插值 (DUC) 或抽取 (DDC) 子塊,以更改 DAC 數(shù)字輸入信號的數(shù)據(jù)速率或分別為ADC數(shù)字化輸出信號。每個 DUC/DDC 中還包含一個復(fù)雜的數(shù)控振蕩器 (NCO),它允許在數(shù)字域內(nèi)進(jìn)行頻率轉(zhuǎn)換。這些 NCO 中的每一個都能夠進(jìn)行實時復(fù)雜的相位調(diào)整,以便可以修改 DAC/ADC 和 BBP 之間的數(shù)字信號,以補償各種 SERDES 走線長度不匹配。
這些 ADC/DAC IC 的 MCS 功能負(fù)責(zé)在數(shù)字化儀 IC 數(shù)據(jù)路徑的所有方面實現(xiàn)相位確定性。實現(xiàn) MCS 的工作流程如圖 2 所示。
MCS算法可以分為兩個獨立的功能:
性同步:此功能負(fù)責(zé)對齊通過子陣列系統(tǒng)內(nèi)所有數(shù)字化儀 IC 的物理通道發(fā)送的基帶數(shù)據(jù)。
NCO 主從同步:此功能負(fù)責(zé)對齊子陣列系統(tǒng)內(nèi)所有不同數(shù)字化儀 IC 中的所有 NCO。
單次同步功能首先要求用戶定義 JESD 鏈路參數(shù)(如 M、N'、L 等),然后為任何所需的 SYSREF 平均配置同步邏輯(如果使用連續(xù)的 SYSREF 脈沖)。此外,所需的 LEMC 延遲可用于強制在 SYSREF 邊沿之后的某個延遲生成 LEMC。完成后,用戶隨后啟用每個數(shù)字轉(zhuǎn)換器 IC 中的單次同步位,然后請求在同一時鐘周期內(nèi)向每個 IC 發(fā)送 SYSREF 脈沖,如圖 3 所示。
對于該系統(tǒng),時鐘緩沖器 IC 中引入了模擬精細(xì)延遲,以允許所有數(shù)字轉(zhuǎn)換器 IC 同步 SYSREF。可以執(zhí)行后續(xù)檢查,通過查詢每個 IC 內(nèi)的寄存器來驗證單次同步過程是否成功執(zhí)行,這些寄存器提供有關(guān) SYSREF 信號和每個 IC 鏈路的 LEMC 邊界之間相位關(guān)系的信息。
一旦測量到穩(wěn)定的相位(即,一旦 SYSREF-LEMC 相位寄存器讀數(shù)為 0),用戶便知道所有數(shù)字化儀 IC 的 LEMC 已對齊,然后用戶可以繼續(xù)進(jìn)行 NCO 主從同步過程。對于此活動,為性同步描述的子任務(wù)包含在芯片制造商提供的應(yīng)用程序編程接口 (API) 中。
NCO 主從同步功能首先指定子陣列中的一個數(shù)字化儀 IC 作為主芯片,如上圖 3 所示。所有其他數(shù)字化儀隨后被視為從屬 IC。主 IC 的設(shè)置使得該設(shè)備的 GPIO0 引腳配置為輸出并路由到三個從屬數(shù)字轉(zhuǎn)換器 IC 的 GPIO0 網(wǎng)絡(luò)。從屬 GPIO0 網(wǎng)絡(luò)配置為輸入。然后用戶可以選擇在 SYSREF 脈沖、LEMC 上升沿或 LEMC 下降沿觸發(fā)。對于本文中顯示的數(shù)據(jù),LEMC 上升沿用作 NCO 主從同步觸發(fā)源,GPIO 網(wǎng)絡(luò)通過 BBP 布線,而不是在子陣列上本地布線。接下來,DDC 同步位先切換為低電平,然后再切換為高電平,以啟動 ADC 端 NCO 同步算法。同樣地,
當(dāng)請求此觸發(fā)器時,在下一個 LEMC 上升沿,主數(shù)字化器 IC 通過其 GPIO0 網(wǎng)絡(luò)將主輸出信號置為高電平。該信號傳播到每個從屬設(shè)備的 GPIO0 輸入。在下一個 LEMC 邊緣,所有數(shù)字化儀 IC 都會經(jīng)歷 NCO 重置算法。此后,對于 NCO 主從同步算法,任何 LEMC 脈沖都將被忽略。與性同步一樣,這些 NCO 主從同步子任務(wù)包含在 API 函數(shù)中,以方便用戶使用。
使用單次同步和 NCO 主從同步功能將兩個輸入對準(zhǔn)每個 DDC/DUC,這樣每個接收和發(fā)送通道的輸出相位偏移在多個電源循環(huán)后可重復(fù),如圖 4 所示。數(shù)據(jù)圖 4 中的 顯示了在每次重新啟動期間系統(tǒng)在靜態(tài)熱梯度下運行時,每個接收和發(fā)射通道化器在 100 個功率循環(huán)(由多個實心點表示)內(nèi)的校準(zhǔn)相位偏移。
從該圖中存在的多個點可以看出,給定 DDC/DUC 的每種顏色的點在電源循環(huán)后都緊密聚集到同一位置,從而描繪了該特定通道的確定性相位。對于本次測試中的數(shù)據(jù),所有八個通道化器 DUC 都已在發(fā)送端使用,而八個通道化器 DDC 中僅使用了四個。然而,已經(jīng)證實所有八個通道化器 DDC 在使用 MCS 算法時確實提供了確定性相位。
如果 PLL 合成器采樣時鐘和時鐘 IC SYSREF 在啟動時保持相同的相位關(guān)系,則在啟動時發(fā)出此算法會為??每個通道建立確定性相位。然而,任何系統(tǒng)都會經(jīng)歷熱梯度,這會導(dǎo)致 PLL 時鐘漂移,如果不進(jìn)行補償,則會導(dǎo)致不同的上電階段。為了補償系統(tǒng)內(nèi)的熱梯度漂移,該平臺利用 PLL 合成器相位調(diào)整。
在本系列文章的下一部分,我們將探討 PLL 合成器相位調(diào)整、多個子陣列的可擴展性和系統(tǒng)級校準(zhǔn)算法。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 信號之時域如何轉(zhuǎn)換成頻域2025/9/2 17:19:53
- 探究 TVS 布局與靜電放電防護(hù)效果之間的內(nèi)在聯(lián)系2025/9/1 16:45:12
- 高扇出信號線優(yōu)化技巧(下)2025/8/28 16:10:19
- 高扇出信號線的優(yōu)化策略(上)2025/8/28 16:05:16
- 揭秘 PCI - SIG:PCIe 信號設(shè)計的關(guān)鍵指南與要點2025/8/26 16:09:23