2700
BGA/2403+
FPGA芯片現(xiàn)貨增值服務(wù)商 ,歡迎咨詢
5000
144LQFP/2318+
FPGA現(xiàn)貨增值服務(wù)商,優(yōu)勢(shì)現(xiàn)貨
3000
BGA/2318+
主營(yíng)XILINX全系列FPGA ,歡迎咨詢
2544
144LQFP/24+25+
助力國(guó)營(yíng)二十載,您的原廠窗口,一站式BOM配單
5620
144TQFP/25+
原廠渠道商,可支持60天賬期及180天承兌
5000
-/22+
原裝 支持實(shí)單
XC3S100E-4CPG132I
120
BGA132/20+
現(xiàn)貨全新只做原裝
XC3S100E-4CP132C
1050
TRAY/22+/21+
賽靈思管控出貨,不涂碼
XC3S100E-4CP132C
10000
-/23+
的XILINXALTERA分銷(xiāo)商原裝長(zhǎng)期供貨
XC3S100E-4TQG144C
7891
TQFP144(20x20)/2510+
助力國(guó)營(yíng)二十余載,一站式BOM配單,您的原廠窗口
XC3S100E-4TQG144C
25563
TQFP144/22+
華為超級(jí)供應(yīng)商,7*24小時(shí)技術(shù)支持,提供BOM一站式
XC3S100E-4TQG144C
12100
QFP144/20+
全新進(jìn)口原裝
XC3S100E-4CPG132C
3168
BGA/23+
原裝假一賠十QQ373621633
XC3S100E-4VQ100I
860
QFP/23+
渠道商,有貨,原廠原裝,帶COC
XC3S100E-4TQG144C
18
TQFP100/1809+
一部只上傳優(yōu)勢(shì)臺(tái)產(chǎn)MOSFET現(xiàn)貨或發(fā)貨
XC3S100E-4TQG144C
900
TQFP144/22+
特惠現(xiàn)貨只做原廠原裝假一罰十
XC3S100E-4VQG100C
1010
TQFP/06+PB
全新原裝現(xiàn)貨
XC3S100E-4TQG144C
2400
-/22+
現(xiàn)貨假一罰萬(wàn)只做原廠原裝庫(kù)存
XC3S100E-4TQG144C
6800
QFP/25+
只做原裝現(xiàn)貨
XC3S100E-4VQG100I
886
BGA/24+
原裝現(xiàn)貨,公司就有。有單來(lái)談
載prom中的配置數(shù)據(jù)到fpga的sram中;另一種是在含有微處理器的系統(tǒng)(如嵌入式系統(tǒng))中采用其他非易失性存儲(chǔ)器如e2prom、flash存儲(chǔ)配置數(shù)據(jù),微處理器模擬fpga的配置時(shí)序?qū)om中的數(shù)據(jù)置入fpga。與第一種方案相比,該方案節(jié)省成本、縮小系統(tǒng)體積。適用于對(duì)成本和體積苛刻要求的系統(tǒng)。 在便攜式虛擬儀器設(shè)計(jì)中,使用嵌入式系統(tǒng)和fpga實(shí)現(xiàn)系統(tǒng)功能。嵌入式微處理器采用samsung公司的arm7tdmi系列處理器s3c44box:fpga采用xilinx公司的spartan-3e系列xc3s100e,采用s3c44box完成對(duì)xc3s100e的配置。取得了良好效果。 2 從串配置的原理 2.1從串配置原理 xilinx公司的spartan-3e系列fpga產(chǎn)品是采用90 nm工藝的2.5 v低電壓fpga器件,具有高性能、低功耗、可無(wú)限次編寫(xiě)的特點(diǎn)。xc3s100e是spartan-3e系列fpga中的一款,總門(mén)數(shù)達(dá)10萬(wàn)門(mén),可采用從串、主串、從并、主并、jtag等模式對(duì)其進(jìn)行配置[2]。xc3s100e與從串配置模式相關(guān)的主要引腳功能如下: m[2:0]:配置模式選擇。m2、m1
本文主要論述在arm嵌入式系統(tǒng)中如何實(shí)現(xiàn)fpga從串配置的方法,將系統(tǒng)程序及配置數(shù)據(jù)存儲(chǔ)在系統(tǒng)flash中,利用arm的通用i/o口產(chǎn)生配置時(shí)序,省去專(zhuān)用的配置prom。 文中arm微處理器采用samsung公司的arm7tdmi系列中的s3c4480x,fpga采用xilinx公司spartan3e系列中的xc3s100e,詳細(xì)討論fpga的從串配置的時(shí)序,同時(shí)論述s3c4480x從串配置spartan3e系列fpga的軟、硬件實(shí)現(xiàn)方法。實(shí)踐證明,該方法在成本、體積、靈活性上均具有優(yōu)勢(shì),將此方法應(yīng)用在嵌入式系統(tǒng)中具有很強(qiáng)的實(shí)用價(jià)值。 引言 基于arm微處理器技術(shù)的應(yīng)用已經(jīng)得到了廣泛、深入的應(yīng)用,包括工業(yè)控制領(lǐng)域、網(wǎng)絡(luò)應(yīng)用、消費(fèi)類(lèi)電子產(chǎn)品、成像和安全產(chǎn)品等領(lǐng)域。 fpga通過(guò)把設(shè)計(jì)生成的數(shù)據(jù)文件配置到芯片內(nèi)部的sram完成其邏輯功能,具有可重復(fù)編程性,可靈活實(shí)現(xiàn)各種邏輯功能,fpga的這種特性使其在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中得到了廣泛應(yīng)用。 基于sram工藝的fpga是易失性的,系統(tǒng)掉電后sram內(nèi)的數(shù)據(jù)將全部丟失,需要外接rom保存其配置數(shù)據(jù),系統(tǒng)每次上電時(shí)必須重新配置數(shù)據(jù)才能正常工作。通常
一樣,每一通道不再有區(qū)別,容易做成通用的模擬輸入設(shè)計(jì)。 2)最大輸入范圍為+20 v,互感器輸出的電壓信號(hào)通過(guò)電阻分壓網(wǎng)絡(luò)產(chǎn)生一個(gè)最大為±800 mv的電壓信號(hào),通過(guò)一介低通濾波器進(jìn)入adc芯片,cs5451a電路設(shè)計(jì)如圖2所示。 圖2 cs5451a電路設(shè)計(jì) 3)使用內(nèi)部1.2 v參考電源。 4)時(shí)鐘輸入為4.096 mhz。 5)數(shù)據(jù)輸出速率4.0 k還是2.0 k由cpu控制。 2 異步fifo的設(shè)計(jì) 本設(shè)計(jì)中所用的fpga芯片是xilinx公司的xc3s100e,xc3s100e是xilinx spartan3e系列一款最低容量的fpga芯片,此系列fpga利用90 nm工藝實(shí)現(xiàn)低成本高容量的需求,xc3s100e具有以下資源: 1)有2160個(gè)邏輯單元; 2)具有ram資源87 kb(其中block ram 72 kb,分布式ram 15 kb); 3)具有兩個(gè)dcm; 4)具有4個(gè)乘法器; 5)可以實(shí)現(xiàn)fifo等多個(gè)ip核。 在xilinx ise10.1集成開(kāi)發(fā)工具下,很容易利用xininx免費(fèi)ip核實(shí)現(xiàn)一個(gè)異
,pc上位機(jī)的工作十分重要,它不僅控制調(diào)制解調(diào)電路和模擬表頭系統(tǒng)的協(xié)同工作,而且要將所采集來(lái)的數(shù)據(jù)進(jìn)行分析整理,并完成關(guān)鍵的軟件編寫(xiě)和植入工作。 模擬表頭系統(tǒng)的硬件設(shè)計(jì) 根據(jù)理論分析,本文設(shè)計(jì)出基于fpga的模擬表頭硬件系統(tǒng),如圖3所示。 圖3 基于fpga的光纖陀螺模擬表頭硬件連接圖 在這個(gè)閉環(huán)系統(tǒng)中,需要采集的主要信號(hào)是調(diào)制解調(diào)電路中的相位反饋信號(hào)。根據(jù)反饋信號(hào)的特點(diǎn),選用運(yùn)算量不大但處理速度快的fpga作為信號(hào)處理的主要器件。在本方案中,考慮到成本和實(shí)際運(yùn)算量,選取xc3s100e fpga芯片。 本系統(tǒng)采用±5v穩(wěn)壓直流電源供電。經(jīng)過(guò)計(jì)算,本系統(tǒng)的功耗在5w以下,故直流電源的輸出電流需達(dá)到1a。根據(jù)fpga及其外圍電路的供電要求,需要設(shè)置三個(gè)dc/dc模塊:分別是5v轉(zhuǎn)3.3v,5v轉(zhuǎn)2.5v和3.3v轉(zhuǎn)1.2v。分別選擇了max651、adp3333和ltc3406用于電壓轉(zhuǎn)換。另外,3.3v電源還用作驅(qū)動(dòng)adc、數(shù)碼管、運(yùn)算放大器等器件。 xc3s100e芯片具有較好的性價(jià)比,它具有2160個(gè)邏輯單元,100000個(gè)系統(tǒng)門(mén)資源,最大的i/o口數(shù)目是108
component rom--波形存儲(chǔ)器模塊 port(phase:in std_logic_vector(7 downto 0); gen:in std_logic_vector(0 downto 0); amp_out:out std_logic_vector(9 downto 0)); end component; 為了對(duì)dds進(jìn)行*估,將以上設(shè)計(jì)在xilinx公司的開(kāi)發(fā)軟件中進(jìn)行了設(shè)計(jì)及優(yōu)化,目標(biāo)器件為其最新的90nm工藝器件spartan3e中最小器件xc3s100e-4vq100c,該設(shè)計(jì)所占用的fpga資源如表2所示。 由表2可以看出,本文給出的dds設(shè)計(jì)占用資源很少,由于xc3s100e的市場(chǎng)價(jià)格在2美金左右,故本設(shè)計(jì)所占的硬件成本可以縮減到0.2美金左右。同時(shí)在ise8.2中該設(shè)計(jì)的系統(tǒng)時(shí)鐘最大達(dá)到159.6mhz。以上的設(shè)計(jì)性能幾乎和現(xiàn)有的專(zhuān)用芯片相當(dāng),但成本下降很多。 為了進(jìn)一步驗(yàn)證本文給出的dds設(shè)計(jì)系統(tǒng)在功能和時(shí)序上的正確性,對(duì)其進(jìn)行了時(shí)序仿真,使用的仿真軟件為modelsim6.1。仿真結(jié)果表明,該dds系統(tǒng)可以運(yùn)行在較高的
的設(shè)計(jì)人員已經(jīng)有20多萬(wàn),而且這一數(shù)字還在快速增長(zhǎng)中。ise 7.1i集成了主要功耗分析、分層設(shè)計(jì)、仿真和調(diào)試等功能,同時(shí)支持目前應(yīng)用越來(lái)越多的基于linux的設(shè)計(jì)環(huán)境。ise 7.1i 還支持在所有性能領(lǐng)域全球都最快的平臺(tái)fpga--xilinx virtex™-4 系列。有關(guān) ise 7.1i 工具的全部信息,請(qǐng)?jiān)L問(wèn)http://www.xilinx.com/cn/ise。 價(jià)格和供貨 spartan-3e器件已經(jīng)在向客戶供貨,第一批客戶購(gòu)買(mǎi)的10萬(wàn)系統(tǒng)門(mén)spartan xc3s100e器件的售價(jià)低于2.00美元*。該系列更多器件將于2005年第2季度起開(kāi)始出貨。2005年下半年起,spartan-3e系列的所有五款器件都將通過(guò)全球分銷(xiāo)渠道,或者直接通過(guò)賽靈思網(wǎng)上商店(www.xilinx.com/cn/store)批量供貨。 最初提供的spartan-3e器件的速度-溫度級(jí)是-4c級(jí)的。無(wú)鉛封裝工業(yè)級(jí)和-5速度級(jí)器件將于2005年下半年供貨。每種封裝都提供不同的器件密度供選擇,因而在向更高或更低邏輯密度轉(zhuǎn)換時(shí)無(wú)需對(duì)電路板進(jìn)行重新布線。spartan-3e入門(mén)套件僅售149美
用fpga設(shè)計(jì)的led顯示屏方案用fpga設(shè)計(jì)的led顯示屏方案采用xc3s100e為主要核心平臺(tái),加8051單片機(jī)作界面控制,加入usb主機(jī)ip、uart ip及l(fā)ed直接驅(qū)動(dòng)、實(shí)時(shí)時(shí)鐘、4m大容量 flash記憶體。帶有usb主機(jī)接口,通過(guò)u盤(pán)即可更改廣告內(nèi)容??梢匀魏畏绞胶献?。出處:www.cnstl.com
XC3S100E-4VQ100C XC3S1500 XC3S1600E XC3S1600E-4FG320C XC3S200 XC3S200-4FT256 XC3S200-4PQG208C XC3S200-4TQ144 XC3S200A XC3S200-PQ208
相關(guān)搜索: