最新免费av在线观看,亚洲综合一区成人在线,中文字幕精品无码一区二区三区,中文人妻av高清一区二区,中文字幕乱偷无码av先锋

容錯(cuò)

深度剖析:“容錯(cuò)” 與 “冗余” 技術(shù)全解讀

在當(dāng)今科技飛速發(fā)展的時(shí)代,系統(tǒng)的可靠性和穩(wěn)定性至關(guān)重要。容錯(cuò)控制技術(shù)的研究雖面臨著諸多挑戰(zhàn),但近年來,魯棒控制理論、模糊控制、神經(jīng)網(wǎng)絡(luò)控制等相關(guān)領(lǐng)域的深入發(fā)展,為其帶來了新的機(jī)遇和條件。同時(shí),計(jì)算機(jī)控...

分類:工業(yè)電子 時(shí)間:2025-08-05 閱讀:349 關(guān)鍵詞:容錯(cuò)冗余

基于MPC860芯片和MlPC860P芯片實(shí)現(xiàn)硬件容錯(cuò)專用計(jì)算機(jī)的設(shè)計(jì)

測(cè)控設(shè)備在信號(hào)檢測(cè)、工業(yè)控制、醫(yī)療儀器、航空航天等領(lǐng)域應(yīng)用十分廣泛。目前測(cè)控系統(tǒng)大多是以工業(yè)控制計(jì)算機(jī)作為控制中心。但是這種方法主要有以下缺點(diǎn):一是工業(yè)控制計(jì)算...

時(shí)間:2021-01-28 閱讀:411 關(guān)鍵詞:基于MPC860芯片和MlPC860P芯片實(shí)現(xiàn)硬件容錯(cuò)專用計(jì)算機(jī)的設(shè)計(jì)MlPC860P芯片

不容錯(cuò)過!場(chǎng)效應(yīng)晶體管使用詳解

我們常接觸到晶體三級(jí)管,對(duì)它的使用也比較熟悉,相對(duì)來說對(duì)晶體場(chǎng)效應(yīng)管就陌生一點(diǎn),但是,由于場(chǎng)效應(yīng)管有其獨(dú)特的優(yōu)點(diǎn),例輸入阻抗高,噪聲低,熱穩(wěn)定性好等,在我們的使用中也是屢見不鮮。我們知道場(chǎng)效應(yīng)晶體管的...

分類:元器件應(yīng)用 時(shí)間:2019-01-03 閱讀:602 關(guān)鍵詞:不容錯(cuò)過!場(chǎng)效應(yīng)晶體管使用詳解場(chǎng)效應(yīng)晶體管

一文讀懂容錯(cuò)CAN

家族中有三大成員,分別是高速CAN、、單線CAN。其中又叫低速CAN,它與最常用的高速CAN有什么異同呢?這里將與大家分享下對(duì)的認(rèn)識(shí)?! ∫?、容錯(cuò)CAN的起源  1986年Bosch在S...

時(shí)間:2017-10-27 閱讀:856 關(guān)鍵詞:容錯(cuò)CAN,CAN-bus

內(nèi)進(jìn)化容錯(cuò)模型設(shè)計(jì)及其可靠性分析

摘要:仿照自然界的碳基生物進(jìn)化過程,在FPGA內(nèi)部實(shí)現(xiàn)了可控的硅基進(jìn)化。針對(duì)電子系統(tǒng)常見的SA故障,提出了基于演化硬件技術(shù)的內(nèi)進(jìn)化容錯(cuò)模型,通過在FPGA內(nèi)部裝載Microbla...

分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-12-31 閱讀:1713 關(guān)鍵詞:內(nèi)進(jìn)化容錯(cuò)模型設(shè)計(jì)及其可靠性分析FPGA容錯(cuò)模型進(jìn)化硬件

大型數(shù)據(jù)存儲(chǔ)中心高智能容錯(cuò)雙總線系統(tǒng)設(shè)計(jì)方案

1 概述  大型數(shù)據(jù)中心存儲(chǔ)中心機(jī)房專門為數(shù)據(jù)進(jìn)行存儲(chǔ)保存,確保數(shù)據(jù)萬無一失,地理位置相對(duì)偏僻安全,不容易發(fā)現(xiàn),預(yù)計(jì)機(jī)柜500架,每個(gè)機(jī)架規(guī)劃容量按4kVA計(jì)算,實(shí)際使用容量2.5kW.為保證數(shù)據(jù)存儲(chǔ)中心機(jī)房?jī)?nèi)所有...

分類:電源技術(shù) 時(shí)間:2012-10-17 閱讀:2692 關(guān)鍵詞:大型數(shù)據(jù)存儲(chǔ)中心高智能容錯(cuò)雙總線系統(tǒng)設(shè)計(jì)方案數(shù)據(jù)存儲(chǔ)中心高智能容錯(cuò)雙總線系統(tǒng)

簡(jiǎn)述網(wǎng)絡(luò)存儲(chǔ)系統(tǒng)容錯(cuò)編碼技術(shù)進(jìn)展

1 存儲(chǔ)容錯(cuò)編碼評(píng)價(jià)指標(biāo)  近20年來,隨著計(jì)算機(jī)技術(shù)的迅猛發(fā)展,大規(guī)模存儲(chǔ)系統(tǒng)的發(fā)展也十分迅速。當(dāng)前,普通PC機(jī)的存儲(chǔ)器的容量已經(jīng)達(dá)到了太比特級(jí)別,這較之20年前的20...

分類:模擬技術(shù) 時(shí)間:2011-08-26 閱讀:2323 關(guān)鍵詞:存儲(chǔ)存儲(chǔ)系統(tǒng)

針對(duì)數(shù)字電路的自修復(fù)容錯(cuò)方法的簡(jiǎn)介

引言  在數(shù)字電路設(shè)計(jì)中,集成度、質(zhì)量和可靠性起著十分重要的作用,數(shù)字電路出現(xiàn)故障的幾率隨著其規(guī)模和復(fù)雜度的增加而增大。因此,自診斷和自修復(fù)對(duì)數(shù)字電路容錯(cuò)技術(shù)發(fā)...

分類:模擬技術(shù) 時(shí)間:2011-08-26 閱讀:1931 關(guān)鍵詞:電路數(shù)字電路

計(jì)算機(jī)系統(tǒng)的容錯(cuò)技術(shù)方法

摘要: 隨著計(jì)算機(jī)技術(shù)的發(fā)展,計(jì)算機(jī)系統(tǒng)的可靠性越來越受到人們的重視,而容錯(cuò)技術(shù)是提高可靠性的一種有效方法。本文研究了計(jì)算機(jī)容錯(cuò)技術(shù)的各種方法,如硬件容錯(cuò)、信息容...

分類:其它 時(shí)間:2010-11-17 閱讀:3288 關(guān)鍵詞:計(jì)算機(jī)系統(tǒng)的容錯(cuò)技術(shù)方法

基于容錯(cuò)策略的球形機(jī)器人控制系統(tǒng)

0 前言  自HALME A等于1996年首次研制出球形機(jī)器人以來,控制系統(tǒng)一直被視為球形機(jī)器人研究領(lǐng)域的關(guān)鍵問題。球形機(jī)器人結(jié)構(gòu)的特殊性和控制方法的復(fù)雜性使目前的研究?jī)?nèi)容...

分類:工業(yè)電子 時(shí)間:2010-09-06 閱讀:3229 關(guān)鍵詞:基于容錯(cuò)策略的球形機(jī)器人控制系統(tǒng)

嵌入式雙機(jī)容錯(cuò)實(shí)時(shí)系統(tǒng)的設(shè)計(jì)

容錯(cuò)實(shí)時(shí)系統(tǒng)的研究主要集中在兩個(gè)方面:① 改進(jìn)實(shí)時(shí)調(diào)度算法,使之確保實(shí)時(shí)任務(wù)在正常運(yùn)行和遇到錯(cuò)誤時(shí),均能在規(guī)定時(shí)限到來以前獲得正確的輸出。② 將過去應(yīng)用于普通計(jì)算機(jī)系統(tǒng)中的冗余容錯(cuò)策略移植到實(shí)時(shí)系統(tǒng)中。...

分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2010-08-31 閱讀:1578 關(guān)鍵詞:嵌入式雙機(jī)容錯(cuò)實(shí)時(shí)系統(tǒng)的設(shè)計(jì)雙機(jī)容

SRAMFPGAMuxTree結(jié)構(gòu)模型的可容錯(cuò)全加器設(shè)計(jì)

摘要:在SRAMFPGA的MuxTree結(jié)構(gòu)模型的基礎(chǔ)上,進(jìn)行了一個(gè)具有容錯(cuò)功能的一位全加器的設(shè)計(jì)和實(shí)現(xiàn)。文中介紹了MuxTree結(jié)構(gòu)模型的原理,并給出了基于該結(jié)構(gòu)模型容錯(cuò)全加器的設(shè)計(jì)過程及系統(tǒng)邏輯構(gòu)成。同時(shí),對(duì)該容錯(cuò)系統(tǒng)...

分類:其它 時(shí)間:2007-05-25 閱讀:2043 關(guān)鍵詞:SRAMFPGAMuxTree結(jié)構(gòu)模型的可容錯(cuò)全加器設(shè)計(jì)2003XILINXTP302

容錯(cuò)系統(tǒng)中的自校驗(yàn)技術(shù)及實(shí)現(xiàn)方法

摘要:闡述了自校驗(yàn)技術(shù)在容錯(cuò)系統(tǒng)中的作用,給出了自校驗(yàn)網(wǎng)絡(luò)實(shí)現(xiàn)原理及實(shí)現(xiàn)方法,指出用VHDL語言結(jié)合FPGA/CPLD是實(shí)現(xiàn)大規(guī)模自校驗(yàn)網(wǎng)絡(luò)的有效途徑。關(guān)鍵詞:容錯(cuò)自校驗(yàn)完全自校驗(yàn)VHDLFPGA/CPLD容錯(cuò)是容忍錯(cuò)誤的簡(jiǎn)稱...

分類:EDA/PLD/PLC 時(shí)間:2007-04-29 閱讀:1321 關(guān)鍵詞:容錯(cuò)系統(tǒng)中的自校驗(yàn)技術(shù)及實(shí)現(xiàn)方法

容錯(cuò)技術(shù)在分布式多層應(yīng)用系統(tǒng)中的實(shí)現(xiàn)

【論文摘要】在分布式多層應(yīng)用系統(tǒng)中,把應(yīng)用程序服務(wù)器分布在兩臺(tái)或更多的計(jì)算機(jī)中執(zhí)行,根據(jù)負(fù)載平衡的原理,客戶端應(yīng)用程序連接到其中一臺(tái)計(jì)算機(jī)的應(yīng)用程序服務(wù)器要求服務(wù)。如果客戶端應(yīng)用程序當(dāng)前連接的應(yīng)用程序...

分類:其它 時(shí)間:2007-04-29 閱讀:2161 關(guān)鍵詞:容錯(cuò)技術(shù)在分布式多層應(yīng)用系統(tǒng)中的實(shí)現(xiàn)200220012000

雙機(jī)容錯(cuò)實(shí)時(shí)嵌入式系統(tǒng)設(shè)計(jì)與分析

摘要:為滿足對(duì)安全關(guān)鍵領(lǐng)域日益增長(zhǎng)的可靠性需求,提出一種基于松耦合多處理器體系結(jié)構(gòu)的雙機(jī)容錯(cuò)實(shí)時(shí)嵌入式系統(tǒng)設(shè)計(jì)方案。該方案無縫整合了計(jì)算機(jī)硬件級(jí)、操作系統(tǒng)級(jí)、應(yīng)用級(jí)的容錯(cuò)技術(shù),以達(dá)到從整體上提高系統(tǒng)可...

分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2007-04-28 閱讀:1270 關(guān)鍵詞:雙機(jī)容錯(cuò)實(shí)時(shí)嵌入式系統(tǒng)設(shè)計(jì)與分析

基于CPLD的容錯(cuò)存儲(chǔ)器的 設(shè)計(jì)實(shí)現(xiàn)

隨著各種電路和芯片的性能(速度、集成度等)不斷提高,尤其是在軍事、航空航天等用途中對(duì)可靠性的要求往往是位的,人們對(duì)于系統(tǒng)的可靠性方面的要求日益增加,這對(duì)電路系統(tǒng)的設(shè)計(jì)和制造都提出了嚴(yán)格的目標(biāo)要求。 存儲(chǔ)...

分類:其它 時(shí)間:2007-04-17 閱讀:1484 關(guān)鍵詞:基于CPLD的容錯(cuò)存儲(chǔ)器的 設(shè)計(jì)實(shí)現(xiàn)EPM7128

糾錯(cuò)碼在容錯(cuò)存儲(chǔ)器設(shè)計(jì)中的應(yīng)用(圖)

摘 要:本文分析了存儲(chǔ)器產(chǎn)生錯(cuò)誤的原因,提出了提高其可靠性的途徑,給出了一套常用數(shù)字系統(tǒng)中存儲(chǔ)器容錯(cuò)的糾錯(cuò)碼方案,最終通過驗(yàn)證電路說明其可行性。關(guān)鍵詞:容錯(cuò);ECC;改進(jìn)漢明碼;存儲(chǔ)器 容錯(cuò)存儲(chǔ)器概述  ...

分類:其它 時(shí)間:2007-04-16 閱讀:2438 關(guān)鍵詞:糾錯(cuò)碼在容錯(cuò)存儲(chǔ)器設(shè)計(jì)中的應(yīng)用(圖)AT89S8252ATMELVLSI

基于雙DSP的磁軸承數(shù)字控制器容錯(cuò)設(shè)計(jì)

基于雙DSP的磁軸承數(shù)字控制器容錯(cuò)設(shè)計(jì)[日期:2006-3-13]來源:電子設(shè)計(jì)應(yīng)用作者:余同正徐龍祥[字體:大中小]摘要:本文介紹了應(yīng)用于磁軸承的雙DSP熱備容錯(cuò)控制方案,該方案采用時(shí)鐘同步技術(shù),由總線表決模塊實(shí)現(xiàn)系...

分類:單片機(jī)與DSP 時(shí)間:2007-04-03 閱讀:1770 關(guān)鍵詞:基于雙DSP的磁軸承數(shù)字控制器容錯(cuò)設(shè)計(jì)74LS123IDT7133RS-232 

基于CPLD的容錯(cuò)存儲(chǔ)器的設(shè)計(jì)實(shí)現(xiàn)

隨著各種電路和芯片的性能(速度、集成度等)不斷提高,尤其是在軍事、航空航天等用途中對(duì)可靠性的要求往往是位的,人們對(duì)于系統(tǒng)的可靠性方面的要求日益增加,這對(duì)電路系統(tǒng)的設(shè)計(jì)和制造都提出了嚴(yán)格的目標(biāo)要求。 ...

分類:其它 時(shí)間:2006-09-21 閱讀:2171 關(guān)鍵詞:基于CPLD的容錯(cuò)存儲(chǔ)器的設(shè)計(jì)實(shí)現(xiàn)ALTERAEPM7128MODIFIED

OEM清單文件: OEM清單文件
*公司名:
*聯(lián)系人:
*手機(jī)號(hào)碼:
QQ:
有效期:

掃碼下載APP,
一鍵連接廣大的電子世界。

在線人工客服

買家服務(wù):
賣家服務(wù):
技術(shù)客服:

0571-85317607

網(wǎng)站技術(shù)支持

13606545031

客服在線時(shí)間周一至周五
9:00-17:30

關(guān)注官方微信號(hào),
第一時(shí)間獲取資訊。

建議反饋

聯(lián)系人:

聯(lián)系方式:

按住滑塊,拖拽到最右邊
>>
感謝您向阿庫提出的寶貴意見,您的參與是維庫提升服務(wù)的動(dòng)力!意見一經(jīng)采納,將有感恩紅包奉上哦!