4302除法電路圖
出處:caai 發(fā)布于:2009-06-05 00:00:00 | 1377 次閱讀
如圖所示除法電路由集成塊4302組成,輸入為V1、V2,其輸出Vo為:
Vo=10V1/V2
輸入信號范圍:0.03V≤V1≤10V,0.03V≤V2≤10V。電路在溫度為25C時的典型誤差為±25mV,誤差為±50mV,而且輸出電壓受溫度影響,其溫度系數(shù)為±1mV/C,在25 C的輸出失調電壓為士10mV,溫度系數(shù)為±lmV/C。
V1、V2的帶寬在小信號(-3dB)時為500kHz,滿量程輸出時為60kHz。圖中R1、R2和R3的調整方法是:當V1=V2=+10V時,調整Rl使輸出Vo=+10V;當Vl=V2=+0.1V時,調整R2使輸出Vo=+10V;當V1=+0.01V,V2=+0.1V時,調整R3使Vo=+1V。如此反復調整幾次即可。
上一篇:MPY600除法電路圖
下一篇:XR-2228除法電路圖
版權與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權均屬于維庫電子市場網(wǎng),轉載請必須注明維庫電子市場網(wǎng),http://www.udpf.com.cn,違反者本網(wǎng)將追究相關法律責任。
本網(wǎng)轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉載時,必須保留本網(wǎng)注明的作品出處,并自負版權等法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網(wǎng)聯(lián)系,否則視為放棄相關權利。