典型的系統(tǒng)同步應(yīng)用的數(shù)據(jù)和時鐘
出處:bjiang1 發(fā)布于:2008-09-16 14:54:35
圖1給出了典型的系統(tǒng)同步應(yīng)用的數(shù)據(jù)和時鐘關(guān)系,時鐘周期是10ns。為了更接近實際,數(shù)據(jù)有效窗口并不等同于整個周期(PERIOD)時間。
圖1 系統(tǒng)同步應(yīng)用的數(shù)據(jù)和時鐘關(guān)系
我們可以這樣來為其設(shè)置約束:
OFFSET IN 9 ns VALID 8 llb BEEORE SysClk;
運行后的結(jié)果可以從datasheet部分中的建立和保持時間欄列出,如圖2所示。從表格中會發(fā)現(xiàn)建立時間要求是1.524 ns,保持時間要求是-0.82 ns。時序圖中的陰影部分是我們的時序要求,很顯然這個要求窗口在數(shù)據(jù)有效窗口之內(nèi)。因此這個接口可以正常工作,這也解釋了保持時間是負值的意義。
圖2 系統(tǒng)運行結(jié)果
圖3和圖4所示分別為時序分析工具對系統(tǒng)同步接口約束OFFSET IN BEFORE的詳細。有多個重要的部分值得注意,第1部分是約束的頭信息,它了約束的總結(jié)信息;第2部分顯示了時鐘信息,包括時鐘到達時間。DCM相位移動引起的延時會在這里以時鐘到達時間的形式顯示,有些設(shè)計者通常會錯誤地在時鐘路徑中尋找DCM相移值;第3部分是時鐘不確定表格,有些設(shè)計者在這個表格中看到相位錯誤值(Phase Error)以后通常會誤認為設(shè)計有問題,其實這個Phase Error僅僅代表了DCM/PLL的輸入/輸出時鐘之間的相位差別。報告中還列出了詳細的路徑分析,可以看到其中有很多帶下劃線的鏈接,如圖4所示,這些鏈接可以提供更多交互的信息。單擊UCF語句的鏈接(中的第1部分)輯器編輯原來的約束。單擊延時路徑中的元件或連線的名稱,會在Floorplan的基本元件或布線情況。
圖3 ISE工具生成的詳細分析1
圖4 ISE工具生成的詳細分析2
下一篇:FPGA器件配置流程
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- PLC設(shè)備如何選型2025/9/5 17:15:14
- PLC 編程中急停開關(guān)觸點抉擇:常開還是常閉?接線要點揭秘2025/6/26 16:02:37
- 全面解析:PLC 控制柜設(shè)計原理、布局接線與原理圖2025/6/16 16:12:05
- PLC控制系統(tǒng)輸入/輸出回路的隔離技術(shù)2025/6/12 17:27:11
- 深度解析:PLC 上升沿和下降沿指令的應(yīng)用時機與使用方法2025/6/9 15:18:19