24.576M
15000
49S/15+
現(xiàn)貨可開票
24.576MHZ
99999
SMD/-
7*55*3.23.2*2.5
24.576MHZ
23000
SMD/DIP/22+
全新原裝,價(jià)格優(yōu)勢(shì)
24.576
41385
-/25+
原裝認(rèn)證有意請(qǐng)來(lái)電或QQ洽談
24.576
230
2043+/DIP
全新原裝進(jìn)口自家現(xiàn)貨
24.576
48000
-/24+
原裝現(xiàn)貨,可開專票,提供賬期服務(wù)
24.576
5000
-/24+
優(yōu)勢(shì)渠道現(xiàn)貨,提供一站式配單服務(wù)
24.576
5027
-/23+
只做原裝,專注海外現(xiàn)貨訂購(gòu)20年
24.576
80000
-/23+
原裝現(xiàn)貨
24.576
63422
-/2215+
原裝現(xiàn)貨,可提供一站式配套服務(wù)
24.576
5000
-/23+
優(yōu)勢(shì)產(chǎn)品大量庫(kù)存原裝現(xiàn)貨
24.576
8700
-/2023+
原裝現(xiàn)貨
24.576
15800
-/24+
旋爾只做進(jìn)口原裝,假一賠十...
24.576
6500
5/23+
只做原裝現(xiàn)貨
24.576
41385
-/25+
原裝認(rèn)證有意請(qǐng)來(lái)電或QQ洽談
24.576
28800
-/22+
原裝現(xiàn)貨,提供配單服務(wù)
24.576
60701
-/24+
深圳原裝現(xiàn)貨,可看貨可提供拍照
24.576
23412
-/23+
提供一站式配單服務(wù)
24.576
41101
-/-
大量現(xiàn)貨,提供一站式配單服務(wù)
24.576
5000
-/2019+
原裝歡迎詢價(jià)
以準(zhǔn)確計(jì)算出脈內(nèi)信號(hào)頻率,從而達(dá)到測(cè)頻的目的。 2系統(tǒng)硬件電路設(shè)計(jì) 基于ad10200和fpga芯片ep2s30f48414的脈沖信號(hào)測(cè)量系統(tǒng)的硬件電路原理如圖2所示。此系統(tǒng)的輸入信號(hào)要求為兩路正交信號(hào),正交信號(hào)在基帶數(shù)字信號(hào)處理中經(jīng)常要用到,它可以通過(guò)多種方法來(lái)實(shí)現(xiàn),如模擬器件下變頻或者是數(shù)字正交下變頻等技術(shù)。iq兩路正交信號(hào)的特點(diǎn)為幅度相仿,相位相差90度。ad采樣芯片負(fù)責(zé)將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào);電源芯片用于為ad、fpga和max232供電;晶振用于提供工作時(shí)鐘,選擇24.576 mhz晶振的原因是因?yàn)閒pga與計(jì)算機(jī)串口通信時(shí)還要實(shí)現(xiàn)一個(gè)模擬串口,而選用24.576 mhz可以剛好模擬出9600 bit/s的波特率,從而可減少誤碼率:外部復(fù)位可為fpga提供外部復(fù)位信號(hào)。max232是一個(gè)常用的電平轉(zhuǎn)換芯片,可以將fpga輸出的lvttl 3.3 v電平轉(zhuǎn)換為串口電平,以便被計(jì)算機(jī)uart口所識(shí)別和接收。由以上芯片組成的系統(tǒng)工作頻率為100 mhz,可實(shí)現(xiàn)快速、高精度地脈寬和頻率測(cè)量。其中采樣芯片和fpga的硬件連接圖如圖3所示。 3fpga軟件設(shè)計(jì)
6727的mcasp口完成。tms320c6727有3個(gè)mcasp口:mcasp0、mcaspl、mcasp2口。其中mcasp0口有16個(gè)串行數(shù)據(jù)口axr0~axrl5,mcaspl有6個(gè)串行數(shù)據(jù)口(共用axr8~axrl3),mcasp2有2個(gè)串行數(shù)據(jù)口(共用axrl4、axrl5)。音頻采集與回放使用mcaspo的axr0~axr7,音頻數(shù)據(jù)通信發(fā)送采用mcasp0的axrl4,接收采用mcasp2口。 pcm4204與pcm4104的時(shí)鐘由pll1707組成的時(shí)鐘電路產(chǎn)生,時(shí)鐘頻率為24.576 mhz(256fs,fs為采樣頻率)。每個(gè)mcasp口的接收數(shù)據(jù)時(shí)鐘和發(fā)送數(shù)據(jù)時(shí)鐘是相互獨(dú)立的,并且都有自己的主時(shí)鐘(ahclk),當(dāng)mcasp接口為i2s提供時(shí)鐘信號(hào)時(shí),bck和lrck除可以從系統(tǒng)時(shí)鐘得到外還可以從ahclk分頻得到。 2.1 音頻采集電路 音頻采集電路連線圖由圖2給出。圖中只給出了pcm4204與tms320c6727的measp0口之間的硬件連接關(guān)系。 以ti公司浮點(diǎn)dsp芯片tms320c6727為核心,利用片上多通道音頻串口mcasp與4路專業(yè)音頻ad
要是這些人機(jī)交互設(shè)備,只要符合hid設(shè)備級(jí)定義規(guī)范要求的都可以認(rèn)為是hid設(shè)備。hid設(shè)備有以下主要特點(diǎn): ① 交換的數(shù)據(jù)存儲(chǔ)在報(bào)告的結(jié)構(gòu)內(nèi),設(shè)備必須支持hid報(bào)告格式。 ② 每筆事務(wù)可以攜帶小量或中量的數(shù)據(jù)。低速設(shè)備每筆事務(wù)最大為8字節(jié),全速設(shè)備每筆最大為64字節(jié),高速設(shè)備最大為1 024字節(jié); ③ 有最大傳輸速度的限制。低速設(shè)備最快10ms一筆事務(wù),最高速度為800 b/s;全速設(shè)備最快1 ms一筆事務(wù),最高速度為64 kb/s;高速設(shè)備最快125 μs一筆事務(wù),最高速度為24.576 mb/s。 ④ 沒(méi)有傳輸速度的保證。 當(dāng)插入usb設(shè)備后,主機(jī)會(huì)向設(shè)備請(qǐng)求各種描述符來(lái)識(shí)別設(shè)備。為了把一個(gè)設(shè)備識(shí)別為hid類別,設(shè)備在定義描述符的時(shí)候必須遵守hid規(guī)范。圖1顯示了hid各種描述符之間的關(guān)系。事實(shí)上,每個(gè)設(shè)備可以有多個(gè)接口描述符來(lái)實(shí)現(xiàn)多接口設(shè)備,而且每個(gè)接口描述符下應(yīng)該有多個(gè)端點(diǎn)描述符。 圖1 hid各種描述符之間的關(guān)系 從圖1中可以看出,除了usb標(biāo)準(zhǔn)定義的一些描述符外,hid設(shè)備還必須定義hid描述符。另外設(shè)備和主機(jī)的通信是通過(guò)報(bào)告的形式來(lái)實(shí)現(xiàn)的,所
1510mpeg-1 a/v編碼芯片進(jìn)行圖象壓縮。saa7113的主要作用是把輸入的模擬視頻信號(hào)解碼成標(biāo)準(zhǔn)的8位“vpo”數(shù)字信號(hào),它相當(dāng)于一種“a/d”器件,是一種可編程視頻處理芯片,可通過(guò)i2c總線實(shí)現(xiàn)編程控制,并具有4路視頻輸入、抗混疊濾波、自動(dòng)鉗位和增益控制、多制式解碼以及亮度、對(duì)比度和飽和度控制等功能。它對(duì)輸人的pal制式視頻信號(hào)進(jìn)行采樣和解碼后,可將生成的ccir-601數(shù)字視頻流(色度空間為ycbcr,取樣為4:2:2)送到視頻壓縮芯片sz1510的數(shù)字視頻輸入接口。它的輸入時(shí)鐘由24.576 mlhz的有源晶振提供,并可分別從rts1和rts0管腳輸出為sz1510提供的行同步信號(hào)hs和場(chǎng)同步信號(hào)vs,其中行同步信號(hào)hs又可作為行有效象素識(shí)別信號(hào)輸入到sz1510的vihact管腳;并從llc腳輸出27 mhz的像素時(shí)鐘,作為sz1510內(nèi)部的數(shù)字視頻流的采樣時(shí)鐘和芯片的主時(shí)鐘。系統(tǒng)初始化可通過(guò)arm芯片的i2c總線來(lái)實(shí)現(xiàn)。片選信號(hào)由arm產(chǎn)生 reset信號(hào)來(lái)提供。 系統(tǒng)中的壓縮編碼芯片sz1510是zapex公司生產(chǎn)的一款高性能的mjpeg、mpeg-1編碼芯片,可對(duì)視頻信號(hào)
ower modes and power “scalability” fractional-n synthesizer with fully integrated vco and loop filter pll reference frequency between 19 mhz and 39 mhz supported crystal frequencies supported : 16 / 16.384 / 19.2 / 20.333 / 20.48 / 24.576 / 26 /38.4mhz idle to active receive time < 1 ms integrated, programmable 7th order chebyshev channel filter for 5, 6, 7 and 8 mhz channel bandwidth fully differential analog i/q interface 優(yōu)勢(shì): optimized low pow
ulator)接口。 3 系統(tǒng)硬件設(shè)計(jì) 該系統(tǒng)是由一個(gè)spce061a精簡(jiǎn)開發(fā)板(61板)、dsl8b20型l-wire數(shù)字溫度傳感器、sprl024型128 kx8 bit flash、1602型液晶顯示器和外擴(kuò)uart串口電平轉(zhuǎn)換電路組成,可以實(shí)現(xiàn)溫度的測(cè)量、顯示、存儲(chǔ)與pc通信等功能。此系統(tǒng)以spce061a為核心,其硬件結(jié)構(gòu)框圖如圖2所示,spce06la與其他器件的連接。 4 系統(tǒng)軟件的設(shè)計(jì) 4.1 主程序的設(shè)計(jì) 主函數(shù)比較簡(jiǎn)單,在程序開始后將系統(tǒng)時(shí)鐘調(diào)到24.576 mhz,程序中控制1602型液晶顯示器與dsl8b20需要嚴(yán)格的讀寫控制時(shí)序,其中軟件延時(shí)就是按照這個(gè)時(shí)鐘計(jì)算的。然后初始化i/o端口,打開2 hz中斷,為定時(shí)lomin做準(zhǔn)備。調(diào)用開機(jī)顯示界面,在液晶1602上顯示所需字樣,持續(xù)一段時(shí)間,重新初始化1602,初始化sio和uart,為使用sio和uart做準(zhǔn)備。然后進(jìn)入循環(huán),調(diào)用測(cè)溫函數(shù)測(cè)溫,調(diào)用顯示函數(shù)顯示,調(diào)用發(fā)送數(shù)據(jù)函數(shù)發(fā)送數(shù)據(jù),判斷是否為設(shè)定的時(shí)間(10 min),如果是,調(diào)用存儲(chǔ)函數(shù)存儲(chǔ)數(shù)據(jù);如果不是,直接執(zhí)行下一步清看門狗操作,然
老問(wèn)題,24.576不準(zhǔn)
thanks學(xué)習(xí)了, after reset# signal deasserted |24.576mhz.html">24.576mhz crystal present? --yes -- 24.576mhz.html">24.576mhz crystal on xtl_in and xtl_out | no |24.576mhz.html">24.576mhz oscillator present? --yes -- 24.576 mhz signal on xtl_in | no————————————————————————————從yes 方向來(lái)看, oscillator好像只有一個(gè)腳輸入?