FPGA工作原理與簡(jiǎn)介 如前所述,F(xiàn)PGA是在PAL、GAL、EPLD、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為ASIC領(lǐng)域中的一種半定制電路而出現(xiàn)的,即解決了定制電路的...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2018-09-11 閱讀:614 關(guān)鍵詞:FPGA,Xilinx,Altera
FPGA的用處比我們平時(shí)想象的用處更廣泛,原因在于其中集成的模塊種類更多,而不僅僅是原來的簡(jiǎn)單邏輯單元(LE)。 早期的FPGA相對(duì)比較簡(jiǎn)單,所有的功能單元僅僅由管腳、內(nèi)部buffer、LE、RAM構(gòu)建而成,LE由LUT(...
分類:模擬技術(shù) 時(shí)間:2018-09-07 閱讀:957 關(guān)鍵詞:FPGA設(shè)計(jì)需要注意哪些要點(diǎn)FPGA設(shè)計(jì)
混合型判決反饋均衡器設(shè)計(jì)與FPGA實(shí)現(xiàn)
1 判決反饋均衡解碼器的結(jié)構(gòu) 許多數(shù)字通信系統(tǒng)中都使用了網(wǎng)格編碼和脈沖幅度調(diào)制,1000BASE-T中使用4維8狀態(tài)網(wǎng)格編碼及5電平調(diào)制,每對(duì)雙絞線上有5種符號(hào){-2,-1,0,1,2},分為A={-1,1},B={-2,0,2}兩組。...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2018-09-05 閱讀:510 關(guān)鍵詞:混合型判決反饋均衡器設(shè)計(jì)與FPGA實(shí)現(xiàn)FPGA,均衡器
基于DSP+FPGA+ASIC的實(shí)時(shí)圖像處理架構(gòu)設(shè)計(jì)
隨著紅外焦平面陣列技術(shù)的快速發(fā)展,紅外成像系統(tǒng)實(shí)現(xiàn)了高幀頻、高分辨率、高可靠性及微型化,在目標(biāo)跟蹤、智能交通監(jiān)控中得到了越來越多的應(yīng)用,并向更加廣泛的軍事及民用...
分類:單片機(jī)與DSP 時(shí)間:2018-09-05 閱讀:545 關(guān)鍵詞:基于DSP+FPGA+ASIC的實(shí)時(shí)圖像處理架構(gòu)設(shè)計(jì)DSP+FPGA+ASIC
基于FPGA的M2M異構(gòu)虛擬化系統(tǒng)(一)
摘要 在多核體系構(gòu)架與并行計(jì)算時(shí)代,尤其是云計(jì)算的出現(xiàn),虛擬化技術(shù)正迅速發(fā)展成為計(jì)算系統(tǒng)中的一項(xiàng)技術(shù)。虛擬化技術(shù)提供了系統(tǒng)層次之間的抽象化,并將資源以一個(gè)或多...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2018-09-04 閱讀:701 關(guān)鍵詞:FPGA
基于FPGA和DDS的信號(hào)源設(shè)計(jì)
1 引言 直接數(shù)字頻率合成DDS(Direct Digital Synthesizer)是基于奈奎斯特抽樣定理理論和現(xiàn)代器件生產(chǎn)技術(shù)發(fā)展的一種新的頻率合成技術(shù)。與第二代基于鎖相環(huán)頻率合成技術(shù)...
分類:通信與網(wǎng)絡(luò) 時(shí)間:2018-08-30 閱讀:1557 關(guān)鍵詞:基于FPGA和DDS的信號(hào)源設(shè)計(jì)DDS,信號(hào)源
改搭可編程FPGA SoC ADAS系統(tǒng)性故障銳減
基于雷達(dá)(RADAR)和攝影機(jī)設(shè)計(jì)的應(yīng)用正大舉進(jìn)駐汽車駕駛安全領(lǐng)域。最初,自適應(yīng)巡航控制和道路偏離警報(bào)等先進(jìn)駕駛輔助系統(tǒng)(ADAS)只是一些非常便利的功能,而現(xiàn)在,它們?cè)谲?..
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2018-08-30 閱讀:454 關(guān)鍵詞:ADAS,FPGASoC
FPGA該如何應(yīng)對(duì)ASIC的大爆發(fā)?
有人認(rèn)為,除了人才短缺、開發(fā)難度較大,相比未來的批量化量產(chǎn)的ASIC芯片,F(xiàn)PGA在成本、性能、功耗方面仍有很多不足。這是否意味著,在ASIC大爆發(fā)之際,F(xiàn)PGA將淪為其“過渡...
時(shí)間:2018-08-30 閱讀:383 關(guān)鍵詞:FPGA,ASIC
Labview控制的FPGA實(shí)現(xiàn)SOPC數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案
傳統(tǒng)數(shù)據(jù)采集卡多采用PCI或ISA總線接口,這種方式安裝麻煩、價(jià)格昂貴,且受計(jì)算機(jī)插槽數(shù)量、地址、中斷資源限制,有擴(kuò)展性差等缺點(diǎn)。而USB通用串行總線則具有安裝方便、高...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2018-08-30 閱讀:678 關(guān)鍵詞:數(shù)據(jù)采集,PCI,FPGA,虛擬儀器,Labview
可同步于GPS的FPGA恒溫晶振頻率校準(zhǔn)系統(tǒng)設(shè)計(jì)
三維大地電磁勘探技術(shù)是以面元為單位,多分量采集站為中心,多遠(yuǎn)參考、互參考和密集布點(diǎn)為特征來獲得高質(zhì)量的采集數(shù)據(jù)。野外施工時(shí),為了保持站點(diǎn)間同步地進(jìn)行數(shù)據(jù)采集,一般采用GPS秒脈沖信號(hào)或恒溫晶振的定時(shí)信號(hào)...
分類:電子測(cè)量 時(shí)間:2018-08-28 閱讀:156 關(guān)鍵詞:可同步于GPS的FPGA恒溫晶振頻率校準(zhǔn)系統(tǒng)設(shè)計(jì)晶振,fpga,gps
利用FPGA固有特性的遠(yuǎn)程監(jiān)控系統(tǒng)設(shè)計(jì)
本系統(tǒng)立足于利用Intemet實(shí)現(xiàn)核環(huán)境信息的遠(yuǎn)程采集。在實(shí)現(xiàn)上,采用了基于SOPC技術(shù)的嵌入式解決方案,通過在FPGA中嵌入NioslI軟核處理器和所需外設(shè)的IP Core(硅知識(shí)產(chǎn)權(quán)核)...
分類:安防監(jiān)控 時(shí)間:2018-08-27 閱讀:1068 關(guān)鍵詞:利用FPGA固有特性的遠(yuǎn)程監(jiān)控系統(tǒng)設(shè)計(jì)FPGA,監(jiān)控系統(tǒng)
以FPGA為的高速通信系統(tǒng)設(shè)計(jì)
遠(yuǎn)程通信系統(tǒng)和遠(yuǎn)程監(jiān)控系統(tǒng)對(duì)信號(hào)傳輸有兩方面的要求:一方面要求接口靈活且有較高的數(shù)據(jù)傳輸帶寬;另一方面要求系統(tǒng)的傳輸距離遠(yuǎn)。傳統(tǒng)接口如UART,USB,以太網(wǎng)等在傳輸...
分類:通信與網(wǎng)絡(luò) 時(shí)間:2018-08-27 閱讀:993 關(guān)鍵詞:以FPGA為核心的高速通信系統(tǒng)設(shè)計(jì)通信系統(tǒng)
基于帶處理器和FPGA的新型SoM組合設(shè)計(jì)
很多嵌入式設(shè)計(jì)使用基于微處理器和微控制器的單板計(jì)算機(jī) (SBC) 和模塊化系統(tǒng) (SoM)(例如,請(qǐng)參閱“使用 Raspberry Pi 3 構(gòu)建低成本工業(yè)控制器”)。但是,更多嵌入式應(yīng)用...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2018-08-27 閱讀:582 關(guān)鍵詞:基于帶處理器和FPGA的新型SoM組合設(shè)計(jì)處理器,FPGA
突破FPGA系統(tǒng)功耗瓶頸 FPGA作為越來越多應(yīng)用的“”,其功耗表現(xiàn)也“牽一發(fā)而動(dòng)全身”。隨著工藝技術(shù)的越來越前沿化,F(xiàn)PGA器件擁有更多的邏輯、存儲(chǔ)器和特殊功能,如存儲(chǔ)...
分類:電源技術(shù) 時(shí)間:2018-08-21 閱讀:514 關(guān)鍵詞:FPGA電源技術(shù),FPGA系統(tǒng)
一種以FPGA為基礎(chǔ)的多路模擬信號(hào)自適應(yīng)采集系統(tǒng)設(shè)計(jì)
0 引言目前,在PCM/FM遙測(cè)體系中模擬信號(hào)采集普遍采用8位量化,全部模擬信號(hào)均歸一化到O~5 V范圍內(nèi),隨著需要采集的模擬信號(hào)的類型多樣化,勢(shì)必增加信號(hào)調(diào)理電路的多樣性...
分類:模擬技術(shù) 時(shí)間:2018-08-21 閱讀:898 關(guān)鍵詞:FPGA,模擬信號(hào)
以FPGA為控制的電子設(shè)計(jì)競(jìng)賽電路板設(shè)計(jì)和實(shí)現(xiàn)
引言 大學(xué)生電子競(jìng)賽題目以模擬電子、數(shù)字電子、可編程邏輯器件及單片機(jī)技術(shù)為, 涉及電子儀器儀表、通信、高頻無線電、自動(dòng)控制等多學(xué)科內(nèi)容。2007 年電子設(shè)計(jì)競(jìng)賽組委會(huì)指出: 電子設(shè)計(jì)競(jìng)賽的發(fā)展趨勢(shì)將以模...
分類:單片機(jī)與DSP 時(shí)間:2018-08-18 閱讀:188 關(guān)鍵詞:以FPGA為核心控制的電子設(shè)計(jì)競(jìng)賽電路板設(shè)計(jì)和實(shí)現(xiàn)放大器,fpga,單片機(jī)
在低成本FPGA開發(fā)板上實(shí)現(xiàn)Oberon系統(tǒng)
1988年,Jürg Gutknecht 和我一起完成并出版了Oberon 編程語言[1,2],其為我職業(yè)生涯早期開發(fā)的另外兩種編程語言Pascal和Modula-2 的后續(xù)版本。與Modula-2 相比,我們最初設(shè)計(jì)Oberon編程語言力求更加精簡(jiǎn)和高效,以...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2018-08-16 閱讀:577 關(guān)鍵詞:FPGA
基于FPGA實(shí)現(xiàn)的音頻接口轉(zhuǎn)換電路
I2S總線是一種用于音頻設(shè)備間傳輸數(shù)據(jù)的串行總線標(biāo)準(zhǔn),該總線采用獨(dú)立的時(shí)鐘線與數(shù)據(jù)線,避免了時(shí)差誘發(fā)的失真。隨著多媒體的廣泛應(yīng)用,該總線已被應(yīng)用于越來越多的數(shù)字系...
時(shí)間:2018-08-16 閱讀:507 關(guān)鍵詞:FPGA,接口轉(zhuǎn)換,PCI
FPGA學(xué)習(xí)及設(shè)計(jì)中的注意事項(xiàng)
1.基礎(chǔ)問題 FPGA的基礎(chǔ)就是數(shù)字電路和HDL語言,想學(xué)好FPGA的人,建議床頭都有一本數(shù)字電路的書,不管是哪個(gè)版本的,這個(gè)是基礎(chǔ),多了解也有助于形成硬件設(shè)計(jì)的思想。 在語言方面,建議初學(xué)者學(xué)習(xí)Verilog語言,VH...
分類:基礎(chǔ)電子 時(shí)間:2018-08-14 閱讀:2687 關(guān)鍵詞:FPGA,設(shè)計(jì),問題
我的許多朋友都是經(jīng)驗(yàn)豐富的嵌入式設(shè)計(jì)工程師,但他們都是微控制器(MCU)背景,因此對(duì)于FPGA是什么以及FPGA能做什么只有一個(gè)模糊的概念。如果問急了,他們會(huì)說“你可以通過...
分類:單片機(jī)與DSP 時(shí)間:2018-08-14 閱讀:454 關(guān)鍵詞:單片機(jī),FPGA,可編程構(gòu)造