摘要:討論了基于SRAM技術(shù)的可編程邏輯器件FPGA的編程方式,并以ALTERA公司FLEX10K系列器件為例,提出了一種利用單片機(jī)AT89C52對(duì)FPGA進(jìn)行在線PPA(被動(dòng)并行異步)配置的實(shí)用方法。實(shí)踐表明,用單片機(jī)對(duì)FPGA進(jìn)行并行...
分類:單片機(jī)與DSP 時(shí)間:2007-04-29 閱讀:1939 關(guān)鍵詞:基于單片機(jī)的FPGA并行配置方法AT89C52ALTERATESTGROUPPUSH0002EPF10K10FPGAFLEX10KFLEX6000
以太網(wǎng)到多路E1適配電路設(shè)計(jì)及FPGA實(shí)現(xiàn)
摘要:介紹了一種基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的以太網(wǎng)數(shù)據(jù)-多路E1反向復(fù)用器同步電路設(shè)計(jì),分析了FPGA具體實(shí)現(xiàn)過(guò)程中的一些常見(jiàn)問(wèn)題。該設(shè)計(jì)采用VHDL硬件描述語(yǔ)言編程,可以實(shí)現(xiàn)以太網(wǎng)數(shù)據(jù)在多路E1信道中的透明傳...
分類:通信與網(wǎng)絡(luò) 時(shí)間:2007-04-28 閱讀:1689 關(guān)鍵詞:以太網(wǎng)到多路E1適配電路設(shè)計(jì)及FPGA實(shí)現(xiàn)10241280360841601518
短波擴(kuò)頻通信系統(tǒng)中數(shù)字相關(guān)器的FPGA設(shè)計(jì)與實(shí)現(xiàn)
摘要:基于FPGA設(shè)計(jì)的數(shù)字相關(guān)器,對(duì)前端模數(shù)/轉(zhuǎn)換器在384kbps采樣率下采得的數(shù)據(jù)進(jìn)行希爾波特變換,再與本地序列做相關(guān)運(yùn)算,將相關(guān)結(jié)果送給DSP,供DSP做進(jìn)一步的處理。介紹了所選用的Stratix芯片,闡述了FPGA內(nèi)部...
分類:通信與網(wǎng)絡(luò) 時(shí)間:2007-04-28 閱讀:1865 關(guān)鍵詞:短波擴(kuò)頻通信系統(tǒng)中數(shù)字相關(guān)器的FPGA設(shè)計(jì)與實(shí)現(xiàn)
用PowerPC860實(shí)現(xiàn)FPGA配置
關(guān)鍵詞:PowerPC860 FPGA Xilinx 1 概述MPC860是基于PowerPC結(jié)構(gòu)的通信控制器。它不僅是集成的微處理器,而且將很多外設(shè)的功能也集成在一起。MPC860具有存儲(chǔ)控制器,其存儲(chǔ)控制器的功能很強(qiáng),可以支持各種存儲(chǔ)器,包...
分類:EDA/PLD/PLC 時(shí)間:2007-04-28 閱讀:1892 關(guān)鍵詞:用PowerPC860實(shí)現(xiàn)FPGA配置MPC860XC2V4000
基于FPGA的核物理實(shí)驗(yàn)定標(biāo)器的設(shè)計(jì)與實(shí)現(xiàn)
摘要:介紹使用現(xiàn)代EDA手段設(shè)計(jì)核物理實(shí)驗(yàn)常用儀器——定標(biāo)器的原理和實(shí)現(xiàn)方法。新的定標(biāo)器利用FPGA技術(shù)對(duì)系統(tǒng)中大量電路進(jìn)行集成,結(jié)合AT89C51單片機(jī)進(jìn)行控制和處理,并增加數(shù)據(jù)存儲(chǔ)功能和RS232接口,實(shí)現(xiàn)與PC機(jī)通...
分類:EDA/PLD/PLC 時(shí)間:2007-04-28 閱讀:191 關(guān)鍵詞:基于FPGA的核物理實(shí)驗(yàn)定標(biāo)器的設(shè)計(jì)與實(shí)現(xiàn)AT89C51EPF10K10LC84-4EPC1441RS232
基于FPGA的快速并行FFT及其在空間太陽(yáng)望遠(yuǎn)鏡圖像鎖定系統(tǒng)中的應(yīng)...
摘要:在空間太陽(yáng)望遠(yuǎn)鏡的在軌高速數(shù)據(jù)處理中,運(yùn)算時(shí)間是影響系統(tǒng)性能的重要環(huán)節(jié)之一。利用FPGA豐富的邏輯單元實(shí)現(xiàn)快速傅里葉變換(FFT),解決 了在軌實(shí)時(shí)大數(shù)據(jù)量圖像處理與航天級(jí)DSP運(yùn)算速度不足之間的矛盾;利...
分類:EDA/PLD/PLC 時(shí)間:2007-04-28 閱讀:1597 關(guān)鍵詞:基于FPGA的快速并行FFT及其在空間太陽(yáng)望遠(yuǎn)鏡圖像鎖定系統(tǒng)中的應(yīng)...ADSP21020
摘要:提出了一種基于FPGA的誤碼測(cè)試方案,并簡(jiǎn)要介紹了該方案的設(shè)計(jì)思想。 關(guān)鍵詞:誤碼儀 數(shù)字微波傳輸 ACEX1K系列FPGA在數(shù)字通信系統(tǒng)的性能測(cè)試中,通常使用誤碼分析儀對(duì)其誤碼性能進(jìn)行測(cè)量。它雖然具有簡(jiǎn)單...
分類:EDA/PLD/PLC 時(shí)間:2007-04-28 閱讀:1382 關(guān)鍵詞:一種基于FPGA的誤碼性能測(cè)試方案
摘要:以FPGA為的高速高的頻率測(cè)量,不同于常用測(cè)頻法和測(cè)周期法。本文介紹的測(cè)頻方法,不僅消除了直接測(cè)頻方法中對(duì)測(cè)量頻率需要采用分段測(cè)試的局際,而且在整個(gè)測(cè)試頻段內(nèi)能夠保持高不變。又由于采用FPGA芯片來(lái)實(shí)現(xiàn)...
分類:EDA/PLD/PLC 時(shí)間:2007-04-28 閱讀:1794 關(guān)鍵詞:基于FPGA的高速高精度頻率測(cè)量的研究AT89C51EPF10K10LC84
固定幾何結(jié)構(gòu)的FFT算法及其FPGA實(shí)現(xiàn)
作者Email: smz_wxd@sohu.com 1.引言 DFT及其快速算法FFT是信號(hào)處理領(lǐng)域的組成部分。FFT算法多種多樣,按數(shù)據(jù)組合方式不同一般分時(shí)域和頻域,按數(shù)據(jù)抽取方式的不同又可分為基2,基4等。各算法的優(yōu)缺點(diǎn)視不同...
分類:EDA/PLD/PLC 時(shí)間:2007-04-28 閱讀:1284 關(guān)鍵詞:固定幾何結(jié)構(gòu)的FFT算法及其FPGA實(shí)現(xiàn)EP1S25
基于FPGA的多路模擬量、數(shù)字量采集與處理系統(tǒng)
摘要:提出一種基于FPGA技術(shù)的多路模擬量、數(shù)字量采集與處理系統(tǒng)的設(shè)計(jì)方案,分析整個(gè)系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部硬件資源的劃分和軟件的設(shè)計(jì)方案等。本設(shè)計(jì)方案外部電路結(jié)構(gòu)簡(jiǎn)單可靠,特別適用于多路檢測(cè)系統(tǒng)中,而...
分類:EDA/PLD/PLC 時(shí)間:2007-04-28 閱讀:1777 關(guān)鍵詞:基于FPGA的多路模擬量、數(shù)字量采集與處理系統(tǒng)CD4051XC17S100APD8IXC2S100ADS774XC17S100AXC2S100-5PQ208
用FPGA實(shí)現(xiàn)數(shù)據(jù)遠(yuǎn)距離的高傳輸
摘要:詳細(xì)闡述一種利用交錯(cuò)編碼的思想,來(lái)改遠(yuǎn)距離通信質(zhì)量的新設(shè)計(jì)。設(shè)計(jì)由FPGA芯片實(shí)現(xiàn),能很方便加載到各種單片機(jī)有線或無(wú)線通信系統(tǒng)的收發(fā)接口中。通過(guò)對(duì)發(fā)、收信息的編、解碼處理,增強(qiáng)信息在傳輸過(guò)程的抗干擾...
分類:EDA/PLD/PLC 時(shí)間:2007-04-28 閱讀:1734 關(guān)鍵詞:用FPGA實(shí)現(xiàn)數(shù)據(jù)遠(yuǎn)距離的高精度傳輸RS232RS485
摘要:介紹3-DES算法的概要;以Xilinx公司SPARTANII結(jié)構(gòu)的XC2S100為例,闡述用FPGA高速實(shí)現(xiàn)3-DES算法的設(shè)計(jì)要點(diǎn)及關(guān)鍵部分的設(shè)計(jì)。關(guān)鍵詞:3-DES FPGA 高速實(shí)現(xiàn)引 言 從技術(shù)角度講,網(wǎng)絡(luò)安全除了依賴安全的網(wǎng)絡(luò)通...
分類:EDA/PLD/PLC 時(shí)間:2007-04-28 閱讀:1319 關(guān)鍵詞:3-DES算法的FPGA高速實(shí)現(xiàn)XC2S100
摘要:在對(duì)FFT(快速傅立葉變換)算法進(jìn)行研究的基礎(chǔ)上,描述了用FPGA實(shí)現(xiàn)FFT的方法,并對(duì)其中的整體結(jié)構(gòu)、蝶形單元及性能等進(jìn)行了分析。 關(guān)鍵詞:FPGA FFT傅立葉變換是數(shù)字信號(hào)處理中的基本操作,廣泛應(yīng)用于表述...
分類:通信與網(wǎng)絡(luò) 時(shí)間:2007-04-28 閱讀:1263 關(guān)鍵詞:基于FPGA的快速傅立葉變換
基于FPGA的直接數(shù)字頻率合成技術(shù)設(shè)計(jì)
摘要:介紹了利用現(xiàn)場(chǎng)可編程邏輯門陣列FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法。重點(diǎn)介紹了DDS技術(shù)在FPGA中的實(shí)現(xiàn)方法,給出了采用ALTERA公司的ACEX系列FPGA芯片EP1K30TC進(jìn)行直接數(shù)字頻率合成的...
分類:EDA/PLD/PLC 時(shí)間:2007-04-28 閱讀:1237 關(guān)鍵詞:基于FPGA的直接數(shù)字頻率合成技術(shù)設(shè)計(jì)
一種基于FPGA的A超數(shù)字式探傷系統(tǒng)的研究
摘要:簡(jiǎn)略介紹了超聲探傷的基本原理,并在此基礎(chǔ)上提出了一種基于FPGA的A型數(shù)字式超聲系統(tǒng)的構(gòu)成方式,著重介紹了系統(tǒng)的硬件構(gòu)成。其中,基于FPGA的數(shù)字信號(hào)處理模塊從根本上解決了傳統(tǒng)A型探傷儀的采樣速度低、處理...
分類:EDA/PLD/PLC 時(shí)間:2007-04-28 閱讀:1541 關(guān)鍵詞:一種基于FPGA的A超數(shù)字式探傷系統(tǒng)的研究
基于FPGA的機(jī)載合成孔徑雷達(dá)數(shù)字信號(hào)處理機(jī)接口板卡的設(shè)計(jì)與實(shí)現(xiàn)
摘要:介紹基于FPGA芯片實(shí)現(xiàn)的機(jī)載合成孔徑雷達(dá)數(shù)字信號(hào)處理機(jī)接口板卡。該接口板卡負(fù)責(zé)將輸入數(shù)據(jù)緩存和信息格式轉(zhuǎn)換,然后打包成處理機(jī)需要的數(shù)據(jù)幀發(fā)送到信號(hào)處理機(jī),并具有PCI接口功能和在線自檢測(cè)功能。...
分類:其它 時(shí)間:2007-04-28 閱讀:1707 關(guān)鍵詞:基于FPGA的機(jī)載合成孔徑雷達(dá)數(shù)字信號(hào)處理機(jī)接口板卡的設(shè)計(jì)與實(shí)現(xiàn)
摘要:采用FPGA實(shí)現(xiàn)四階IIR數(shù)字濾波器,通過(guò)兩個(gè)二階節(jié)級(jí)聯(lián)構(gòu)成數(shù)字橢圓低通濾波器。通帶內(nèi)波紋小于0.1dB,阻帶衰減大于32dB。 關(guān)鍵詞:四階 IIR 橢圓濾波器 補(bǔ)碼陣列乘法器常用的數(shù)字濾波器有FIR數(shù)字濾波器和...
分類:單片機(jī)與DSP 時(shí)間:2007-04-28 閱讀:1549 關(guān)鍵詞:基于FPGA的四階IIR數(shù)字濾波器
基于數(shù)字移相的高脈寬測(cè)量系統(tǒng)及其FPGA實(shí)現(xiàn)
摘要:采用XILINX公司的SpartanII系列FPGA芯片設(shè)計(jì)了一種基于數(shù)字移相技術(shù)的高脈寬測(cè)量系統(tǒng),同時(shí)給出了系統(tǒng)的仿真結(jié)果和分析。與通常的脈沖計(jì)數(shù)法相比,該系統(tǒng)的測(cè)量誤差減小到原來(lái)的34.2%。 關(guān)鍵詞:脈寬測(cè)量 ...
分類:EDA/PLD/PLC 時(shí)間:2007-04-28 閱讀:1281 關(guān)鍵詞:基于數(shù)字移相的高精度脈寬測(cè)量系統(tǒng)及其FPGA實(shí)現(xiàn)
摘要:基于軟判決譯碼規(guī)則,采用完全并行的解碼結(jié)構(gòu),使用Verilog硬件描述語(yǔ)言,在Xilinx公司的FPGA(Virtex-2 xcv1000)上實(shí)現(xiàn)了碼率為1/2、幀長(zhǎng)為20bit的規(guī)則(3,6)LDPC碼的譯碼器,傳輸速率可達(dá)20Mbps。對(duì)LDPC...
分類:EDA/PLD/PLC 時(shí)間:2007-04-28 閱讀:2456 關(guān)鍵詞:基于FPGA的規(guī)則(3,6)LDPC碼譯碼器XCV1000XC2V1000
基于FPGA的QPSK高速數(shù)字調(diào)制系統(tǒng)的研究與實(shí)現(xiàn)
摘要:介紹了一種基于FPGA的QPSK的高速數(shù)字調(diào)制系統(tǒng)的實(shí)現(xiàn)方案。先從調(diào)制系統(tǒng)的基本框圖入手,簡(jiǎn)要介紹其實(shí)現(xiàn)原理及流程;然后著重介紹FPGA功能模塊的軟件編程、優(yōu)化及整個(gè)系統(tǒng)的性能。 關(guān)鍵詞:FPGA QPSK 直接序...
分類:EDA/PLD/PLC 時(shí)間:2007-04-28 閱讀:2130 關(guān)鍵詞:基于FPGA的QPSK高速數(shù)字調(diào)制系統(tǒng)的研究與實(shí)現(xiàn)XC2S200AD9214AD8346AD9763