摘 要:提出一種采用現(xiàn)場可編程門陣列器件FPGA實(shí)現(xiàn)音頻處理芯片的方案。首先對(duì)FIR濾波器的算法進(jìn)行了改良,然后采用VHDL語言對(duì)音頻處理芯片的每個(gè)模塊分別設(shè)計(jì)。通過計(jì)算機(jī)...
分類:EDA/PLD/PLC 時(shí)間:2007-09-26 閱讀:2365 關(guān)鍵詞:基于FPGA的音頻處理芯片的設(shè)計(jì)014B02AF0025
加速FPGA系統(tǒng)實(shí)時(shí)調(diào)試技術(shù)
摘要:隨著FPGA的設(shè)計(jì)速度、尺寸和復(fù)雜度明顯增長,在整個(gè)設(shè)計(jì)流程中的實(shí)時(shí)驗(yàn)證和調(diào)試部分成為當(dāng)前FPGA系統(tǒng)的關(guān)鍵部分。獲得FPGA內(nèi)部信號(hào)有限、FPGA封裝和印刷電路板(PCB)...
分類:EDA/PLD/PLC 時(shí)間:2007-09-26 閱讀:2779 關(guān)鍵詞:加速FPGA系統(tǒng)實(shí)時(shí)調(diào)試技術(shù)BACKCONVERTER200M
關(guān)于CPLD和接觸式圖像傳感器的圖像采集系統(tǒng)
接觸式圖像傳感器CIS(Contact Image Sensor)是繼CCD之后于20世紀(jì)90年代研究和開發(fā)的一種新型光電耦合器件[1]。它將光電傳感陣列、LED光源陣列、柱狀透鏡陣列、移位寄存器...
分類:EDA/PLD/PLC 時(shí)間:2007-09-26 閱讀:1887 關(guān)鍵詞:關(guān)于CPLD和接觸式圖像傳感器的圖像采集系統(tǒng)250074HC16245
Actel 公司宣布推出業(yè)界功耗的現(xiàn)場可編程門陣列 (FPGA) -- IGLOO™ 系列。這個(gè)以 Flash 為基礎(chǔ)的產(chǎn)品系列的靜態(tài)功耗為5µW,是最接近競爭產(chǎn)品功耗的四分之一;與...
分類:EDA/PLD/PLC 時(shí)間:2007-09-26 閱讀:1714 關(guān)鍵詞:Actel推出業(yè)界功耗的FPGA系列——IGLOO2006SRAMFPGAASIC
降低FPGA功耗的設(shè)計(jì)技巧和ISE功能分析工具
新一代FPGA的速度變得越來越快,密度變得越來越高,邏輯資源也越來越多。那么如何才能確保功耗不隨這些一起增加呢?很多設(shè)計(jì)抉擇可以影響系統(tǒng)的功耗,這些抉擇包括從顯見的...
分類:EDA/PLD/PLC 時(shí)間:2007-09-26 閱讀:1506 關(guān)鍵詞:降低FPGA功耗的設(shè)計(jì)技巧和ISE功能分析工具100MHZPOWER
安捷倫科技有限公司日前宣布為其暢銷的Genesys射頻EDA軟件提供五種新的本地語言用戶界面。人口總數(shù)占全球四分之一的多個(gè)國家的設(shè)計(jì)人員現(xiàn)在能夠使用本國語言界面的AgilentGenesys來更有效地執(zhí)行日常的射頻和微波設(shè)計(jì)...
分類:EDA/PLD/PLC 時(shí)間:2007-09-25 閱讀:1648 關(guān)鍵詞:安捷倫科技公司推出五種語言版本的Genesys EDA軟件AGILENTGENESYS
基于FPGA的判決反饋均衡器的設(shè)計(jì)與實(shí)現(xiàn)
1. 引言 在移動(dòng)通信和高速無線數(shù)據(jù)通信中,多徑效應(yīng)和信道帶寬的有限性以及信道特性的不完善性導(dǎo)致數(shù)據(jù)傳輸時(shí)不可避免的產(chǎn)生碼間干擾,成為影響通信質(zhì)量的主要因素,...
分類:EDA/PLD/PLC 時(shí)間:2007-09-25 閱讀:1627 關(guān)鍵詞:基于FPGA的判決反饋均衡器的設(shè)計(jì)與實(shí)現(xiàn)FPGAXC2VP70
Tensilica和Tallika共同發(fā)布安全SoC FPGA平臺(tái)
Tensilica公司和Tallika公司日前共同發(fā)布基于Tensilica公司Xtensa處理器IP核的可配置安全SoCFPGA/ASIC平臺(tái)。該完全經(jīng)過驗(yàn)證和硅驗(yàn)證的硬件/軟件平臺(tái)對(duì)于任意一個(gè)需要完整RSA實(shí)現(xiàn)方案(包括加密、解密、密鑰對(duì)生成加
分類:EDA/PLD/PLC 時(shí)間:2007-09-25 閱讀:1385 關(guān)鍵詞:Tensilica和Tallika共同發(fā)布安全SoC FPGA平臺(tái)XILINX2048FPGA
基于CPLD的CCD相機(jī)圖像信號(hào)模擬器的設(shè)計(jì)
1引言多年來CCD器件以體積小、重量輕、功耗小、工作電壓低和抗燒毀等優(yōu)點(diǎn)以及在分辨率、動(dòng)態(tài)范圍、靈敏度、實(shí)時(shí)傳輸、自掃描等特性,廣泛地應(yīng)用于攝像器材、氣象、航天航空、軍事、醫(yī)療以及工業(yè)檢測等眾多領(lǐng)域。在對(duì)...
分類:EDA/PLD/PLC 時(shí)間:2007-09-25 閱讀:1716 關(guān)鍵詞:基于CPLD的CCD相機(jī)圖像信號(hào)模擬器的設(shè)計(jì)2500PROCESS125MHZ3071
1 引 言 UART(Universal Asynchronous Receiver/Transmitter,通用異步收發(fā)器)是用于控制CPU與串行設(shè)備通信的芯片,將由CPU傳送過來的并行數(shù)據(jù)轉(zhuǎn)換為輸出的串行數(shù)據(jù)流...
分類:EDA/PLD/PLC 時(shí)間:2007-09-25 閱讀:1763 關(guān)鍵詞:基于FPGA的UARTl6550的設(shè)計(jì)XILINXCONTROLINS8250HOLD
引 言 現(xiàn)代科技對(duì)系統(tǒng)的可靠性提出了更高的要求,而FPGA技術(shù)在電子系統(tǒng)中應(yīng)用已經(jīng)非常廣泛,因此FPGA易測試性就變得很重要。要獲得的FPGA內(nèi)部信號(hào)十分有限、FPGA封裝和...
分類:EDA/PLD/PLC 時(shí)間:2007-09-25 閱讀:1492 關(guān)鍵詞:基于FPGA系統(tǒng)易測試性的研究XILINXALTERAWINDOWS
基于FPGA的多種分頻設(shè)計(jì)與實(shí)現(xiàn)
引言 分頻器是FPGA設(shè)計(jì)中使用頻率非常高的基本單元之一。盡管目前在大部分設(shè)計(jì)中還廣泛使用集成鎖相環(huán)(如altera的PLL,Xilinx的DLL)來進(jìn)行時(shí)鐘的分頻、倍頻以及相移設(shè)計(jì)...
分類:EDA/PLD/PLC 時(shí)間:2007-09-25 閱讀:1718 關(guān)鍵詞:基于FPGA的多種分頻設(shè)計(jì)與實(shí)現(xiàn)XILINXALTERAFPGA
引言 雖然計(jì)算機(jī)通信的方法和手段多種多樣,但都必須依靠數(shù)據(jù)通信技術(shù)。數(shù)據(jù)通信就是將數(shù)據(jù)信號(hào)加到數(shù)據(jù)傳輸信道上進(jìn)行傳輸,并在接收點(diǎn)將原始發(fā)送的數(shù)據(jù)正確地恢復(fù)過...
分類:EDA/PLD/PLC 時(shí)間:2007-09-25 閱讀:1826 關(guān)鍵詞:一種基于CPLD的曼徹斯特編解碼器設(shè)計(jì)XC95108PQ100-750000
1 引 言 隨著數(shù)字通信和工業(yè)控制領(lǐng)域的高速發(fā)展,要求專用集成電路(ASIC)的功能越來越強(qiáng),功耗越來越低,生產(chǎn)周期越來越短,這些都對(duì)芯片設(shè)計(jì)提出了巨大的挑戰(zhàn),傳...
分類:EDA/PLD/PLC 時(shí)間:2007-09-25 閱讀:2485 關(guān)鍵詞:基于FPGA的八位RISC CPU的設(shè)計(jì)XILINXCOMPUTERMINIMUM
CPLD與式編碼器高速通信在高高速伺服單元中的應(yīng)用
摘要: 本文論述高精高速伺服單元中的CPLD與高的式編碼器之間如何實(shí)現(xiàn)高速通信?! £P(guān)鍵詞: CPLD;式編碼器;通信引言 目前國內(nèi)數(shù)控機(jī)床中的伺服電機(jī)一般都是配套增量...
分類:EDA/PLD/PLC 時(shí)間:2007-09-25 閱讀:3295 關(guān)鍵詞:CPLD與絕對(duì)式編碼器高速通信在高精度高速伺服單元中的應(yīng)用EPM570T144C5ALTERALVC4245A
基于FPGA的DS/CDMA解擴(kuò)解調(diào)模塊設(shè)計(jì)與實(shí)現(xiàn)
在CDMA通信系統(tǒng)中,用于基站信號(hào)轉(zhuǎn)發(fā)的接收機(jī)是一個(gè)模塊,一臺(tái)接收機(jī)只是處理一路用戶的解擴(kuò)解調(diào)顯然是不合理的,為了提高接收機(jī)的效率和降低成本,有必要設(shè)計(jì)一種多路CDMA...
分類:EDA/PLD/PLC 時(shí)間:2007-09-25 閱讀:2167 關(guān)鍵詞:基于FPGA的DS/CDMA解擴(kuò)解調(diào)模塊設(shè)計(jì)與實(shí)現(xiàn)S3C2410AT91SAM7S64EP2S60F672
基于視頻解碼芯片與CPLD的實(shí)時(shí)圖像采集系統(tǒng)的設(shè)計(jì)
圖像采集是實(shí)時(shí)圖像處理的重要步驟。目前,圖像傳感器件主要有CCD(Charge Coupled Device)和CMOS(Complementary Metal Oxide Scmiconductor)。CCD技術(shù)現(xiàn)在已經(jīng)非常成熟,CCD...
分類:EDA/PLD/PLC 時(shí)間:2007-09-25 閱讀:2942 關(guān)鍵詞:基于視頻解碼芯片與CPLD的實(shí)時(shí)圖像采集系統(tǒng)的設(shè)計(jì)XC95216DEVICEIS61LV5128
基于FPGA的VRLA蓄電池測試系統(tǒng)設(shè)計(jì)
現(xiàn)場可編程門陣列FPGA(Field Programmable GateArray)屬于ASIC產(chǎn)品,通過軟件編程對(duì)目標(biāo)器件的結(jié)構(gòu)和工作方式進(jìn)行重構(gòu),能隨時(shí)對(duì)設(shè)計(jì)進(jìn)行調(diào)整,具有集成度高、結(jié)構(gòu)靈活、開...
分類:EDA/PLD/PLC 時(shí)間:2007-09-25 閱讀:3420 關(guān)鍵詞:基于FPGA的VRLA蓄電池測試系統(tǒng)設(shè)計(jì)TLP181W24257W29C020C
基于CPLD的高速可程控?cái)?shù)字延遲線系統(tǒng)的設(shè)計(jì)
1. 引言 Kicker電源是“九五”國家重大科學(xué)工程之一蘭州重離子加速器冷卻儲(chǔ)存環(huán)(HIRFL-CSR)的注入引出系統(tǒng)中一個(gè)重要組成部分[1] ,電源系統(tǒng)共包括六個(gè)分電源,它們...
分類:EDA/PLD/PLC 時(shí)間:2007-09-25 閱讀:1863 關(guān)鍵詞:基于CPLD的高速可程控?cái)?shù)字延遲線系統(tǒng)的設(shè)計(jì)EPM3032ALC44-4PLUS
1 引言 在便攜式電子產(chǎn)品如U盤、MP3播放器、數(shù)碼相機(jī)中,常常需要大容量、高密度的存儲(chǔ)器,而在各種存儲(chǔ)器中,NAND FLASH以價(jià)格低、密度高、效率高等優(yōu)勢成為最理想的器...
分類:EDA/PLD/PLC 時(shí)間:2007-09-25 閱讀:2885 關(guān)鍵詞:基于FPGA的NAND FLASH控制器ALTERAPROGRAMMING2048


























