Tektronix -【做信號鏈,你需要了解的高速信號知識(三)】高速的挑戰(zhàn) – 傳輸鏈路的損耗和均衡
出處:維庫電子市場網(wǎng) 發(fā)布于:2024-06-25 15:03:59
發(fā)送端均衡(Tx EQ) 發(fā)送端均衡一般采用前向均衡(FFE, Feed Forward Equalization) 技術,用一組移位寄存器配合乘法器和加法器,根據(jù)當前bit位r(n)受到前若干bits r(n-1) 、r(n-2) 、r(n-3)…的影響,來修正r(n)的電壓值。典型的表達式是:
e(n)=r(n)*k1+r(n-1)*k2+…
這個表達式有N項,就稱之為N階FFE,代表當前bit的電平,受到自身及前(N-1) bits的影響。在高速串行中應用廣泛的“預加重/去加重“(Pre/De-emphasis)技術,就是一個二階的FFE,它會根據(jù)當前bit和前1 bit的邏輯狀態(tài),來調整當前bit的電平。
發(fā)送端均衡
我們來看一個Pre-emphasis的真實。當發(fā)送端的信號不做任何處理時,發(fā)送端眼圖是很完美的;一旦信號經(jīng)過長背板傳輸之后,嚴重的ISI抖動會導致眼圖幾乎閉合(例1)。當發(fā)送端增加3.5dB預加重時,會將頻率較高的跳變沿信號(Transition Bits,指的是與前一bit邏輯狀態(tài)不同的bit,如01碼型中的1,或110碼型中的0等)的幅度增強3.5dB。這些預先的增強會部分抵消長背板的損耗,從而不同碼型的電平在到達接收端時基本相等,ISI抖動就大幅降低了。接收端的眼圖無論是眼高眼寬,還是抖動,都有非常明顯的改善(例2)。
接收端均衡(Rx EQ)
如果說發(fā)送端均衡是未雨綢繆,那么接收端均衡就是亡羊補牢。當ISI 抖動已經(jīng)傳遞到了接收端,接收端應該如何進行均衡,嘗試得到更好的眼圖呢?接收端均衡一般采用CTLE(連續(xù)時間線性均衡)或DFE(負反饋均衡),或二者結合的方式,來降低數(shù)據(jù)的ISI抖動。
DFE均衡和FFE類似,不同的是DFE有負反饋調節(jié)功能。通過負反饋,可以自適應均衡系數(shù),以達到的均衡效果。同時,DFE不僅能消除ISI抖動,對于通道間的串擾也能提供一定的補償效果,對于信號完整性的提升用處很大。
CTLE的實現(xiàn)方法和FIR濾波器有點像,實現(xiàn)的是一個近似帶通濾波器的效果。下圖是一組典型的CTLE濾波器,低頻衰減大,而高頻衰減小。這個濾波曲線,和傳輸鏈路的損耗正好形成互補(傳輸鏈路插入損耗是低頻衰減小,而高頻衰減大)。在接收端,實現(xiàn)了不同頻率間均勻的總體損耗,從而降低了ISI抖動。CTLE和DFE/FFE不同,它不依賴參考時鐘,在連續(xù)時間域上對信號進行均衡;而DFE/FFE是數(shù)字域上的均衡,必須要先有參考時鐘,來區(qū)分不同的bit,才能進行均衡。接收端常常使用CTLE和DFE的組合,先用CTLE打開近乎閉合的眼圖,恢復出時鐘,再用DFE進一步均衡補償。
鏈路損耗與均衡技術的綜合考慮
設計工程師為了解決ISI問題,常常需要在鏈路損耗和均衡技術之間做出綜合考慮。泰克的SDLA軟件可以模擬發(fā)送端的Tx EQ和接收端的Rx EQ,還能模擬傳輸鏈路的不同損耗。
讓你在產(chǎn)品設計的初期,就能預估鏈路的ISI抖動,探索和嘗試的均衡組合以降低ISI抖動,大幅減少產(chǎn)品研發(fā)的時間。
版權與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權均屬于維庫電子市場網(wǎng),轉載請必須注明維庫電子市場網(wǎng),http://www.udpf.com.cn,違反者本網(wǎng)將追究相關法律責任。
本網(wǎng)轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉載時,必須保留本網(wǎng)注明的作品出處,并自負版權等法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網(wǎng)聯(lián)系,否則視為放棄相關權利。
- 信號之時域如何轉換成頻域2025/9/2 17:19:53
- 探究 TVS 布局與靜電放電防護效果之間的內在聯(lián)系2025/9/1 16:45:12
- 高扇出信號線優(yōu)化技巧(下)2025/8/28 16:10:19
- 高扇出信號線的優(yōu)化策略(上)2025/8/28 16:05:16
- 揭秘 PCI - SIG:PCIe 信號設計的關鍵指南與要點2025/8/26 16:09:23