FPGA 的電路序列電源
出處:維庫(kù)電子市場(chǎng)網(wǎng) 發(fā)布于:2023-07-11 16:52:38
的電路包括IC 1 和IC 2,分別是TPS2034電源開關(guān)和TPS54680降壓開關(guān)穩(wěn)壓器。組件 IC 1 是一個(gè)高側(cè)電源開關(guān),可生成 IC 2 在啟動(dòng)期間跟蹤的緩慢斜坡。6 毫秒的斜坡時(shí)間限度地減少了電源開關(guān)和電源輸出上大容量電容器的浪涌電流。緩慢的斜坡限度地減少了 FPGA 的瞬態(tài)電流消耗。電源開關(guān)確保在 IC 2 具有足夠的偏置電壓來運(yùn)行并生成電壓之前,I/O 電壓不會(huì)施加到負(fù)載。假設(shè) J 1上的輸入電源電壓為 3.3V ,將 J 2懸空 連接器啟用組件 IC 1。I/O 電源電壓 J 3緩慢上升直至達(dá)到 3.3V。隨著I/O電壓上升,電源電壓J 4相應(yīng)上升,直到電壓達(dá)到1.8V。TPS54680 器件在 TRACKIN 引腳上集成了一個(gè)模擬多路復(fù)用器來實(shí)現(xiàn)跟蹤功能。
在上電和斷電期間,當(dāng) TRACKIN 引腳上的電壓低于內(nèi)部基準(zhǔn) 0.891V 時(shí),TRACKIN 引腳上的電壓連接到誤差放大器的同相節(jié)點(diǎn)。當(dāng) TRACKIN 引腳低于 0.891V 時(shí),該引腳有效地充當(dāng)開關(guān)穩(wěn)壓器的參考。TRACKIN 引腳上的 R 3 和 R 4電阻分壓器必須等于 R 1 和 R 2 電阻分壓器 在反饋補(bǔ)償中跟蹤加電和斷電期間的電壓差。TPS2034 的導(dǎo)通電阻為 37 mΩ,可提供高達(dá) 2A 的輸出電流。TPS54680 是一款同步降壓穩(wěn)壓器,包含兩個(gè) 30mΩ MOSFET。由于 TPS54680 可以以高于 90% 的效率提供和吸收多達(dá) 6A 的負(fù)載電流,因此輸出可以在斷電期間跟蹤另一個(gè)電源軌。當(dāng) IC 1 器件因 J 2 接地短路而被禁用時(shí),I/O 電源電壓會(huì)衰減,一旦 I/O 電壓低于電壓,電源電壓也會(huì)隨之衰減。通常,肖特基二極管連接到雙電源的輸出,以在斷電期間鉗制內(nèi)核和 I/O 電源之間的電壓差,但大多數(shù)應(yīng)用不需要 中電源電路的二極管。使用這種電源設(shè)計(jì)可以消除潛在的閂鎖現(xiàn)象并減少 FPGA 啟動(dòng)瞬態(tài)電流,從而減少元件數(shù)量并提高可靠性。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 開關(guān)電源共模電感計(jì)算的奧秘2025/8/28 16:42:21
- RECOM RACPRO1 系列 AC/DC DIN 導(dǎo)軌電源在關(guān)鍵工業(yè)自動(dòng)化的應(yīng)用2025/8/27 16:51:15
- PMOS 開關(guān)電路 3 大常見問題與應(yīng)對(duì)策略2025/8/27 16:25:17
- 揭秘?cái)?shù)字化開關(guān)電源模塊:并聯(lián)均流技術(shù)全解讀2025/8/26 16:39:25
- ADI 倡導(dǎo)電源開發(fā)聚焦電源架構(gòu)優(yōu)化策略2025/8/19 16:15:13