緊湊型高功率信號發(fā)生器輸出級應(yīng)該如何搭建?通過這三款放大器輕松搞定!
出處:ADI 發(fā)布于:2022-05-25 16:32:22
信號發(fā)生器產(chǎn)生定義的電信號,其特性隨時間推移而變化。如果這些信號表現(xiàn)為簡單的周期波形,如正弦波、方波或三角波,那么這些信號發(fā)生器稱為函數(shù)發(fā)生器。它們通常用于檢查電路或組件的功能。將信號發(fā)生器定義的信號施加于被測電路的輸入端,并在輸出端連接至相應(yīng)的測量設(shè)備(例如,示波器)。這樣用戶就可以對電路進(jìn)行評估。過去,挑戰(zhàn)通常包括如何設(shè)計信號發(fā)生器的輸出級。本文介紹如何設(shè)計通過電壓增益放大器(VGA)和電流反饋放大器(CFA)搭建的小型經(jīng)濟(jì)的輸出級。
典型的信號發(fā)生器提供25 mV至5 V輸出電壓。為了驅(qū)動50 Ω或更高的負(fù)載,一般會在輸出端使用功能強大的分立式組件、多個并行組件,或者成本高昂的ASIC。其內(nèi)部通常有繼電器,允許設(shè)備在不同的放大或衰減級之間切換,從而調(diào)節(jié)輸出電平。根據(jù)需要開關(guān)繼電器來實現(xiàn)各種增益時,在一定程度上會導(dǎo)致操作斷續(xù)。簡化框圖如圖1所示。

圖1. 典型的信號發(fā)生器輸出級的簡化框圖。
使用新款放大器IC作為輸出級功放,可無需使用內(nèi)部繼電器而直接驅(qū)動負(fù)載。因此簡化了信號發(fā)生器的輸出級設(shè)計,且降低了復(fù)雜度和成本。這種輸出的兩個主要組件會構(gòu)成一個強大的輸出級,提供高速、高壓、高電流,以及具有持續(xù)線性微調(diào)功能的可變放大器。

圖2. 帶VGA的信號發(fā)生器輸出級的簡化框圖。
首先,原始輸入信號必須通過VGA放大或衰減。VGA的輸出信號可以設(shè)置為所需的幅度,這種幅度與輸入信號無關(guān)。例如,如果增益為10時,輸出幅度VOUT為2 V,則VGA的輸出幅度必須調(diào)整至0.2 V。遺憾的是,許多VGA因為有限的增益范圍而產(chǎn)生瓶頸。增益范圍很少能大于45 dB。
ADI在低功耗VGA AD8338上實現(xiàn)了0 dB至80 dB可編程增益范圍。因此,在理想條件下,可以將信號發(fā)生器的連續(xù)輸出幅度設(shè)置在0.5 mV和5 V之間,且無需額外使用繼電器或開關(guān)網(wǎng)絡(luò)。通過去除這些機(jī)械組件,可以避免不連續(xù)的輸出。因為數(shù)模轉(zhuǎn)換器(DAC)和直接數(shù)字頻率合成器(DDS)組件通常具有差分輸出,所以AD8338提供全差分接口。此外,通過靈活的輸入級,任何不對稱的輸入電流都可以通過內(nèi)部反饋環(huán)路得到補償。同時,內(nèi)部節(jié)點保持在1.5 V。在正常情況下,1.5 V輸入信號在通過500 Ω輸入電阻時,產(chǎn)成3 mA電流。在輸入幅度較高(例如15 V)時,可能需要在輸入引腳串聯(lián)一個更高的電阻。該電阻阻值也要使得與輸入電壓為1.5V時一樣,產(chǎn)生不超過3mA輸入電流。
許多商用信號發(fā)生器在50 Ω(正弦波)負(fù)載下提供250 mW (24 dBm)的有效輸出功率。但是,這對于具有較高輸出功率的應(yīng)用通常不夠用,例如測試HF放大器或生成超聲脈沖的要求。因此,還需要使用電流反饋放大器。ADA4870可以在±20 V電源電壓條件下輸出±17 V/1 A。正弦波可以在高達(dá)23 MHz的頻率下實現(xiàn)滿負(fù)載輸出,這使其成為通用任意波形發(fā)生器的理想前端驅(qū)動器(輸出級)。為了優(yōu)化輸出信號擺幅,將ADA4870的增益配置為10,因此所需的輸入幅度為1.6 V。但是,由于ADA4870具有接地參考輸入,而上游的AD8338具有差分輸出,所以應(yīng)在兩個部件之間連接差分接收器放大器,以實施差分至到單端的轉(zhuǎn)換。AD8130提供270 MHz的增益帶寬積(GBWP),壓擺率為1090 V/μs,非常適合此應(yīng)用。AD8338的輸出限制在±1 V,所以AD8130的中間增益應(yīng)設(shè)計為1.6 V/V。整體電路配置如圖3所示。在22.4 V (39 dBm)幅度和50 Ω負(fù)載下,可實現(xiàn)20 MHz帶寬。

圖3. 采用分立設(shè)計的信號發(fā)生器輸出級的簡化電路。
通過更高功率的VGA(AD8338)、大功率的CFA (ADA4870)和差分接收器放大器(AD8130)的組合,可以相對輕松地構(gòu)建緊湊型高功率信號發(fā)生器輸出級。它具有更高的系統(tǒng)可靠性、更長的服務(wù)壽命和更低的成本,因此優(yōu)于傳統(tǒng)輸出級。
AD8130
高速
AD8130:270 MHz,1090 V/?s (G = +1)
AD8129:200 MHz,1060 V/?s (G = +10)
高共模抑制比(CMRR)
94 dB(值,DC至100 kHz)
80 dB(值,2 MHz)
70 dB (10 MHz)
高輸入阻抗:1 MΩ差分
低噪聲
AD8130:12.5 nV/√Hz
AD8129:4.5 nV/√Hz
輸入共模范圍:±10.5 V
低失真,1 V峰峰值 (5 MHz):
AD8130,-79 dBc(差諧波,5 MHz)
AD8129,-74 dBc(差諧波,5 MHz)
用戶可調(diào)增益
G = +1無需外部元件
電源電壓范圍:+4.5 V至±12.6 V
省電模式
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- TTL、RS232、485 到底能傳輸多遠(yuǎn)距離2025/9/16 15:43:19
- 信號之時域如何轉(zhuǎn)換成頻域2025/9/2 17:19:53
- 探究 TVS 布局與靜電放電防護(hù)效果之間的內(nèi)在聯(lián)系2025/9/1 16:45:12
- 高扇出信號線優(yōu)化技巧(下)2025/8/28 16:10:19
- 高扇出信號線的優(yōu)化策略(上)2025/8/28 16:05:16
- 基于安森美產(chǎn)品的氫電解器系統(tǒng)解決方案
- HOLTEK新推出BS67F360CA Touch A/D LCD MCU
- 電抗器,你真的用對了嗎?
- 否將 100V 以上的可用電壓直接轉(zhuǎn)換為更低的輸出電壓?
- 面實裝樹脂屏蔽型電感器: WCD5045MB/DS
- 薄膜、MLCC和陶瓷片式電容:EMI 安規(guī)電容器該選誰?一文講清楚!
- 西門子推出TessentIJTAGPro,加速復(fù)雜半導(dǎo)體設(shè)計與測試進(jìn)程
- 用大容量MLCC代替聚合物電容器,有哪些優(yōu)點
- 恒玄BES2800芯片:6nm工藝+雙核M55+藍(lán)牙5.4的融合之作
- VW60330-2013大眾端子壓接標(biāo)準(zhǔn)詳細(xì)解讀









