最新免费av在线观看,亚洲综合一区成人在线,中文字幕精品无码一区二区三区,中文人妻av高清一区二区,中文字幕乱偷无码av先锋

基于FPGA和高速ADC實現(xiàn)多通道通用信號處理平臺的設(shè)計方案

出處:電子技術(shù)應(yīng)用 發(fā)布于:2020-07-16 13:48:40

  引言

  傳統(tǒng)的6U三通道通用信號處理平臺由通用信號處理模塊和激勵接收模塊組成。通用信號處理模塊一般采用3個獨立的通道,每通道為DSP+FPGA的結(jié)構(gòu)。激勵接收模塊一般按頻段劃分為多個種類。隨著航電系統(tǒng)綜合化和軟件無線電理論的發(fā)展,對高速采樣、信號處理、軟件重構(gòu)能力和小型化的要求越來越高。需要設(shè)計出一種集成度更高、重構(gòu)方式更靈活、采樣速率可動態(tài)配置的新型通用信號處理平臺。

  本文方案在傳統(tǒng)的6U三通道通用信號處理模塊基礎(chǔ)上,通過采用FPGA分區(qū)加載技術(shù),將FPGA數(shù)量由三片減少到一片,減少PCB布板面積并降低了系統(tǒng)功耗,從而使激勵接收模塊的采樣功能集成到通用信號處理模塊上。

  1、 硬件架構(gòu)

  新型多通道通用信號處理平臺主要包括高速AD芯片、XilinxUltraScale系列FPGA和TI的多核DSP,原理框圖如圖1所示。其中FPGA和高速ADC之間數(shù)據(jù)傳輸采用JESD204B接口總線。

  

  新型多通道通用信號處理平臺與傳統(tǒng)通用信號處理平臺的差別如圖2所示。采用大容量FPGA和分區(qū)加載技術(shù),將傳統(tǒng)實現(xiàn)中三個FPGA中的功能放在一個大容量FPGA的3個靜態(tài)區(qū)中。通過局部重構(gòu)多種功能的方法簡化了波形重構(gòu)設(shè)計,滿足多通道波形獨立并發(fā)運行的需求,并且便于后期功能擴展。

  1.1 數(shù)據(jù)處理單元

  數(shù)據(jù)處理單元主要包括一個Xilinx公司的Kintex ultrascale系列FPGA處理單元和3個DSP處理單元。ADC采集數(shù)據(jù)通過JESD204B接口傳輸?shù)紽PGA進行數(shù)據(jù)預(yù)處理,實現(xiàn)實時數(shù)字信號處理。FPGA預(yù)處理后的數(shù)據(jù)通過EMIF總線傳輸給DSP實現(xiàn)信號識別、解調(diào)和解碼等功能。

  1.2 ADC采集單元

  ADC采集單元采用采樣率為1 GS/s、JESD204B接口的ADC轉(zhuǎn)換器。選用抖動小的時鐘源,差分信號采樣時鐘,采用專用的低相位噪聲時鐘分配器,時鐘抖動可小于1 ps。外部輸入的模擬信號由ADC轉(zhuǎn)換為數(shù)字信號,然后通過JESD204B接口傳輸給FPGA。

  1.3 管理單元

  管理單元采用CPLD實現(xiàn)程序加載、在線更新、電源控制以及溫度、電壓采集等板卡健康狀態(tài)的管理。

  2、 運行流程

  2.1 初始化流程

  新型多通道通用信號處理平臺初始化流程見圖3,主要完成模塊加電、芯片初始化、版本選擇控制和加電自檢等功能,為平臺正常運行做準備。

  2.2 FPGA動態(tài)加載、在線更新功能

  FPGA動態(tài)加載、在線更新電路如圖4所示,不同功能軟件版本存放在FPGA的Flash中,其中包括一個用于在線更新的基礎(chǔ)版本。上電時按照系統(tǒng)規(guī)劃加載默認版本。

  DSP接收到主機FPGA動態(tài)加載指令后,通過CPLD切換FPGA的Flash高位地址選擇相應(yīng)版本加載到FPGA中,并通過DONE信號檢測加載完成情況。

  DSP接收到主機FPGA在線更新指令后,通過CPLD控制FPGA加載基礎(chǔ)版本,并接收更新的程序文件寫入FPGA的Flash相應(yīng)地址。寫入完畢后若校驗成功,則完成在線更新流程,否則上報在線更新異常狀態(tài)。

  2.3 DSP動態(tài)加載、在線更新功能

  DSP動態(tài)加載、在線更新電路如圖5所示,不同功能軟件版本按照規(guī)劃存放在DSP的Flash中,其中也包括一個基礎(chǔ)版本。上電時按照系統(tǒng)規(guī)劃加載默認版本。

  DSP接收到主機DSP動態(tài)加載指令后,通過CPLD切換DSP的Flash高位地址選擇相應(yīng)版本加載到DSP的RAM中,然后復(fù)位DSP運行程序。

  DSP接收到主機DSP在線更新指令后,通過CPLD控制加載DSP基礎(chǔ)版本,DSP基礎(chǔ)版本接收更新的程序文件寫入DSP的Flash相應(yīng)地址。寫入完畢后若校驗成功,則完成DSP在線更新流程,否則上報在線更新異常狀態(tài)。

  2.4 采樣速率動態(tài)配置功能

  采樣速率動態(tài)配置電路如圖6所示。上電AD配置默認速率,DSP接收到AD速率指令后,通知CPLD中的microBlaze配置時鐘分配電路產(chǎn)生規(guī)定的采樣時鐘,并對AD進行相應(yīng)的設(shè)置。

  DSP接收到主機DSP動態(tài)加載指令后,通過CPLD切換DSP的Flash高位地址選擇相應(yīng)版本加載到DSP的RAM中,然后復(fù)位DSP運行程序。

  3、 結(jié)論

  新型多通道通用信號處理平臺由傳統(tǒng)的通道資源獨立架構(gòu)演變?yōu)橥ǖ蕾Y源共享架構(gòu),并且集成了數(shù)據(jù)采集和信號處理功能,實現(xiàn)了小型化設(shè)計。該方案滿足對體積、功耗和重量要求嚴苛的應(yīng)用平臺需求,已成功應(yīng)用于多個工程項目,可廣泛應(yīng)用于航空、航天、通信、雷達等領(lǐng)域。

關(guān)鍵詞:基于FPGA和高速ADC實現(xiàn)多通道通用信號處理平臺的設(shè)計方案信號處理

版權(quán)與免責聲明

凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責任。

本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。

如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。

TMS320C6678ACYPA25-DSP數(shù)字信號處理器(TI 德州儀器)
廣告
OEM清單文件: OEM清單文件
*公司名:
*聯(lián)系人:
*手機號碼:
QQ:
有效期:

掃碼下載APP,
一鍵連接廣大的電子世界。

在線人工客服

買家服務(wù):
賣家服務(wù):
技術(shù)客服:

0571-85317607

網(wǎng)站技術(shù)支持

13606545031

客服在線時間周一至周五
9:00-17:30

關(guān)注官方微信號,
第一時間獲取資訊。

建議反饋

聯(lián)系人:

聯(lián)系方式:

按住滑塊,拖拽到最右邊
>>
感謝您向阿庫提出的寶貴意見,您的參與是維庫提升服務(wù)的動力!意見一經(jīng)采納,將有感恩紅包奉上哦!