針對(duì)FPGA的GTP信號(hào) PCB設(shè)計(jì)過程中需要考慮到以下因素
出處:電子發(fā)燒友 發(fā)布于:2019-04-18 14:09:40
Spartan-6 FPGA的GTP工作性能取決于PCB的信號(hào)完整性,PCB設(shè)計(jì)過程中需要考慮到以下因素:板的疊層結(jié)構(gòu),元器件的布局,信號(hào)走線。
電源與疊層
針對(duì)Spartan-6 FPGA的GTP transceiver,疊層可以分為兩組,電源分布層和信號(hào)走線層。電源層用來連接GTP的MGTACC,MGTAVCCPLL,MGTAVTTTX和MGTAVTTRX電源引腳。疊層結(jié)構(gòu)可以參考下圖。
在上圖的疊層中,地平面層位傳輸信號(hào)線提供了信號(hào)回流路徑。同時(shí),由于在兩信號(hào)層中間有屏蔽的平面,在信號(hào)走線時(shí)就可以不考慮相鄰層走線的所需考慮的問題,并且提供了更多的信號(hào)路徑。
GTP的電源層應(yīng)該與地平面緊密相鄰,增加耦合效果,地平面可以為GTP的電源平面提供屏蔽,屏蔽電源平面來自上一層或下一層信號(hào)引起的噪聲干擾。
實(shí)際上,從另一個(gè)角度考慮,即當(dāng)電源的噪聲出現(xiàn)在高頻范圍,隨著頻率的增大,越來越難找到電容可以覆蓋此頻率范圍,達(dá)到濾波效果,直至不可能找到這樣的電容。隨著電容值的減小,相關(guān)的雜散電感和封裝的電阻值并不相應(yīng)改變,所以頻率響應(yīng)也不會(huì)發(fā)生太大變化。為了在高速情況下實(shí)現(xiàn)較好的電源分配,我們需要利用電源層和地層來建構(gòu)我們自己的電容。為了更有效的達(dá)到我們的目的,通常需要使用相鄰的電源層和地層。
GTP的電源管腳和電源分布網(wǎng)絡(luò)之間的連接對(duì)GTP的工作性能起著很關(guān)鍵的作用。PDN,和FPGA需要低阻抗和低噪聲的連接。FPGA的GTP電源容忍噪聲為10mVpp,在10KHz到80MHz的范圍內(nèi),電源可以用一個(gè)小塊平面。這個(gè)小的電源平面不要覆蓋到SelectIO接口的區(qū)域。
電容擺放
旁路電容除了考慮容值大小外,需要考慮的另一重要方面是電容的放置。
一般的規(guī)則是,電容值越大則其放置要求越不嚴(yán)格。若電容值較小,則電容應(yīng)該盡可能靠近電源和地的引腳??梢圆捎玫囊环N方法是將不用的通用IO的走線和過孔移除,從而為旁路電容騰出空間GTP的電源分割區(qū)域的位置和GTP濾波電容的位置也可以參考下圖。
針對(duì)FPGA的GTP信號(hào) PCB設(shè)計(jì)過程中需要考慮到以下因素
信號(hào)走線
應(yīng)該避免GTP信號(hào)走線和SelecTIO信號(hào)走線在相鄰層,其各自的回流路徑也應(yīng)保持分離,包括過孔。
差分線路對(duì)之間以及差分線路和其他線路之間都要保持一定的距離,這一點(diǎn)是很重要的。通常的規(guī)則是:相鄰線路對(duì)間的距離至少要 5 倍于線路對(duì)中兩線的距離如下圖所示。
千兆位級(jí)信號(hào)差分線路應(yīng)當(dāng)盡可能避免改變走線層。如果跨層傳輸是必須的,那么需要特別小心。首先,必須提供一個(gè)完整的返回路徑。所以我們必須把層A的參考層和層B的參考層耦合在一起。理想的情況是兩個(gè)參考層都是地層。在這種情況下,返回路徑可以通過在轉(zhuǎn)層過孔附近放置另一個(gè)連接兩個(gè)參考層的過孔來實(shí)現(xiàn)。下圖給出這種技術(shù)的示意圖。
如果參考層是不同的(一個(gè)是地層,另一個(gè)是電源層),則需要在離過孔盡可能近的地方放置 0.01μF 的電容來連接兩個(gè)參考層,降低回流路徑的阻抗。如下圖所示。
針對(duì)FPGA的GTP信號(hào) PCB設(shè)計(jì)過程中需要考慮到以下因素
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- LDO 電源 PCB 設(shè)計(jì)從原理到布局要點(diǎn)2025/9/4 16:28:44
- 深度剖析 PCB 晶振設(shè)計(jì):工作原理與詳細(xì)步驟指南2025/9/3 11:02:26
- PCB走線,盲目拉線,拉了也是白拉!2025/8/22 16:08:34
- 攻克電源 PCB 設(shè)計(jì)難題:開關(guān)電源與 LDO 布局布線全解析2025/8/21 16:24:37
- DDR4 堆疊模組熱仿真:案例分析與散熱提升方案2025/8/18 17:03:49