Stratix II FPGA:成功的90nm開(kāi)發(fā)和推出研究
出處:98440603 發(fā)布于:2007-04-28 11:45:48
當(dāng)Altera公司為下一代FPGA著手開(kāi)發(fā)90nm工藝時(shí),這項(xiàng)工藝正處于廣泛的業(yè)界爭(zhēng)論之中,恰恰反映了新的亞微米工藝之路的坎坷。向90nm點(diǎn)的轉(zhuǎn)換不一定很順利,尚需要進(jìn)行比上一個(gè)工藝點(diǎn)更深入的分析、研究和測(cè)試。然而,Altera從以往產(chǎn)品推出和近乎無(wú)瑕疵的0.13um技術(shù)中獲得了經(jīng)驗(yàn),再證明了經(jīng)細(xì)致考量的設(shè)計(jì)方法和主流工藝的選擇是成功的關(guān)鍵因素。公司選用TSMC經(jīng)驗(yàn)證的90nm和low-k介電質(zhì)工藝獲得了極好的產(chǎn)量和優(yōu)質(zhì)的器件,這些器件超過(guò)了對(duì)功率和性能的預(yù)期值。
· Altera現(xiàn)在正在制造和測(cè)試大量的Stratix® II器件,堅(jiān)信它能在比預(yù)期更早的時(shí)間內(nèi)達(dá)到極具競(jìng)爭(zhēng)性的成本目標(biāo)。這樣,它將以即將降價(jià)的形式為客戶(hù)節(jié)省成本。
· 工作在533Mbps規(guī)范之上的DDR2存儲(chǔ)器接口現(xiàn)在可以運(yùn)行到640Mbps,為客戶(hù)提供了巨大的保護(hù)帶寬,更容易進(jìn)行設(shè)計(jì)
· LVDS工作在1.5Gbps,大大地超過(guò)了1Gbps的規(guī)范。這也具有極大的時(shí)序/性能優(yōu)勢(shì)。
· 比預(yù)計(jì)更好的工藝控制結(jié)果使得泄漏功率小于預(yù)期值。新的升級(jí)后的功率計(jì)算器為用戶(hù)提供新的更低的功率值。
· 兩款新的Stratix II器件——EP2S30和EP2S130——已經(jīng)下單,將在第四季度開(kāi)始樣片生產(chǎn)。
Stratix II系列繼續(xù)初Stratix系列的前進(jìn)勢(shì)頭Altera的用戶(hù)正快速地采用公司的技術(shù),因?yàn)樗麄冎滥芷谕麥?zhǔn)時(shí)獲得高質(zhì)量的產(chǎn)品。上個(gè)季度Stratix系列增長(zhǎng)了60%,已經(jīng)成為Altera銷(xiāo)售量的系列。目前的設(shè)計(jì)獲得這個(gè)成績(jī)表明Stratix II系列正建立在這個(gè)趨勢(shì)上。
風(fēng)險(xiǎn)管理
Altera正贏得的成功是精心定義方法的結(jié)果,這個(gè)方法通過(guò)限制新的工藝點(diǎn)上引入風(fēng)險(xiǎn)的變數(shù),注重干脆明晰的實(shí)施。這種精心定義的方法獲得可預(yù)測(cè)的快速的可用性,加快降低成本,初0.13微米Stratix和Cyclone™系列相當(dāng)順利的推出驗(yàn)證了這種方法。
Altera和臺(tái)積電密切合作,為90nm產(chǎn)品選擇了主流的low-k介電質(zhì)工藝。為了進(jìn)一步防止客戶(hù)出現(xiàn)可用性問(wèn)題,Altera實(shí)施了細(xì)致的工藝指標(biāo)階段,確保了在產(chǎn)品進(jìn)入新的工藝點(diǎn)前具有可制造性和可靠性。Altera選擇Stratix II FPGA作為款采用90nm制造的系列產(chǎn)品,因?yàn)橹揽蛻?hù)通常對(duì)復(fù)雜的FPGA有更長(zhǎng)的設(shè)計(jì)周期,需要從下一代產(chǎn)品中獲得更大的集成度。另外,Stratix II FPGA采用了Altera的冗余技術(shù),這保證了當(dāng)缺陷率仍然很高情況下,在開(kāi)發(fā)的初期即使在大芯片上也能夠推出可靠的產(chǎn)品。Altera的低成本Cyclone II FPGA將采用同樣的工藝,確??焖俚剡M(jìn)入成品,滿(mǎn)足縮短的面市時(shí)間需求和更大批量終端產(chǎn)品所需的成本敏感性。
Altera許多的成功歸結(jié)于公司的策略——擁有一個(gè)具有先進(jìn)工藝的鑄造廠合作伙伴。TSMC是的鑄造廠,是業(yè)界無(wú)可非議的,擁有R&D能力和力量持續(xù)地在前沿投資和創(chuàng)新,同時(shí)保持先進(jìn)性方面的成功和領(lǐng)導(dǎo)地位。
雖然Altera的主要競(jìng)爭(zhēng)者努力尋找穩(wěn)定的合作者來(lái)制造他們的90nm產(chǎn)品,但是迄今為止Altera在Stratix II系列上所獲得的成功已經(jīng)預(yù)言了它整個(gè)90nm產(chǎn)品系列按計(jì)劃順利推出。對(duì)TSMC運(yùn)作能力的完全的信心讓Altera關(guān)注于競(jìng)爭(zhēng)力——開(kāi)發(fā)下一代可編程邏輯解決方案。
在Stratix II FPGA背后:為更低功率和更高性能的設(shè)計(jì)
Altera評(píng)估了一些減小和90nm點(diǎn)相關(guān)的泄漏功率,同時(shí)保持性能、可制造性和裸片面積的技術(shù)。工藝定制,包括不使用triple-oxide技術(shù),因?yàn)檫^(guò)高的成本和制造問(wèn)題。相反,Altera優(yōu)化了電壓域值,調(diào)整了三極管長(zhǎng)度,化關(guān)鍵電路的性能和化非性能電路的泄漏。另外,Altera專(zhuān)為大容量Stratix II系列開(kāi)發(fā)了一種新的和更有效的邏輯結(jié)構(gòu),叫做自適應(yīng)邏輯模塊(ALM),不消耗不必要功率情況下增加了性能。
Stratix II器件上業(yè)內(nèi)90nm,low-k FPGA。可以從分銷(xiāo)商處獲得Stratix II FPGA,和接近的相競(jìng)爭(zhēng)的大容量FPGA相比,更快50%,容量更大,存儲(chǔ)帶寬更大。根據(jù)近的客戶(hù)需求,系列為EP2S90和EP2S130器中增加了新款780管腳BGA封裝。
作者簡(jiǎn)介
Erik Cleage是Altera的市場(chǎng)副總裁。他是公司產(chǎn)品策劃師,領(lǐng)導(dǎo)著產(chǎn)品市場(chǎng)和產(chǎn)品規(guī)劃部。他為公司服務(wù)了18年多,擁有斯坦福大學(xué)的電子工程學(xué)位
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類(lèi)作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- PLC設(shè)備如何選型2025/9/5 17:15:14
 - PLC 編程中急停開(kāi)關(guān)觸點(diǎn)抉擇:常開(kāi)還是常閉?接線(xiàn)要點(diǎn)揭秘2025/6/26 16:02:37
 - 全面解析:PLC 控制柜設(shè)計(jì)原理、布局接線(xiàn)與原理圖2025/6/16 16:12:05
 - PLC控制系統(tǒng)輸入/輸出回路的隔離技術(shù)2025/6/12 17:27:11
 - 深度解析:PLC 上升沿和下降沿指令的應(yīng)用時(shí)機(jī)與使用方法2025/6/9 15:18:19
 
- 編碼器的工作原理及作用1
 - 超強(qiáng)整理!PCB設(shè)計(jì)之電流與線(xiàn)寬的關(guān)系2
 - 三星(SAMSUNG)貼片電容規(guī)格對(duì)照表3
 - 電腦藍(lán)屏代碼大全4
 - 國(guó)標(biāo)委發(fā)布《電動(dòng)汽車(chē)安全要求第3部分:人員觸電防護(hù)》第1號(hào)修改單5
 - 通俗易懂談上拉電阻與下拉電阻6
 - 繼電器的工作原理以及驅(qū)動(dòng)電路7
 - 電容單位8
 - 跟我學(xué)51單片機(jī)(三):?jiǎn)纹瑱C(jī)串口通信實(shí)例9
 - 一種三極管開(kāi)關(guān)電路設(shè)計(jì)10
 
- BOOST芯片的VIN與VOUT非常接近時(shí),會(huì)出現(xiàn)什么情況?
 - 如何在無(wú)線(xiàn)電連接設(shè)備中嵌入安全性
 - ADI芯品兼具高精度與低延遲的SAR ADC
 - Allegro發(fā)布革命性10MHz TMR電流傳感器ACS3
 - 串口、UART、RS232、RS485、USB、COM 口全面解析
 - 變壓器基礎(chǔ)知識(shí):原理、結(jié)構(gòu)與應(yīng)用
 - 一款高集成度雙通道、寬頻、自感式數(shù)字電感電容傳感芯片 - MLC12G
 - PCB生產(chǎn)制造中銀層缺陷應(yīng)對(duì)措施
 - 電路板電鍍中4種特殊的電鍍方法
 - 高通SA8155P芯片的接口協(xié)議
 









