FPGA與DDR3 SDRAM的接口設(shè)計(jì)
出處:computer00 發(fā)布于:2007-12-21 15:35:31
關(guān)鍵字:均衡(leveling)
如果FPGA I/O結(jié)構(gòu)中沒有包含均衡功能,那么它與DDR3的連接將會(huì)很復(fù)雜,需要有很多外圍器件包括延遲線及相關(guān)控制。
均衡的定義和重要性
為了提高高速電路的信號完整性,JEDEC通過時(shí)鐘和命令/地址線定義了fly-by端接方案,它通過在時(shí)鐘和數(shù)據(jù)間人為的加入走線擺率(flight-time skew)來降低共同切換噪聲(SSN)。
走線擺率可以達(dá)到0.8tCK,這個(gè)寬度導(dǎo)致無法確定在哪兩個(gè)時(shí)鐘周期獲取數(shù)據(jù),因此,JEDEC為DDR3定義了校準(zhǔn)功能,它可以使控制器通過調(diào)整每byte的時(shí)序來補(bǔ)償走線擺率。
目前的FPGA在連接雙倍速SDRAM內(nèi)存時(shí)都有很多功能,但是如何與的DDR3連接還需要一個(gè)新的調(diào)整方案。
FPGA I/O結(jié)構(gòu)
高性能的Altera Stratix III 系列FPGA的I/O速率可以達(dá)到400MHz(800Mbps)。
讀均衡
讀操作時(shí)內(nèi)存控制器必須補(bǔ)償fly-by內(nèi)存拓?fù)渌鸬难訒r(shí),此時(shí)不僅僅要考慮數(shù)據(jù)通路上的I/O延時(shí),還需要1T(用來保存一個(gè)完整雙數(shù)據(jù)周期數(shù)據(jù)的寄存器)和負(fù)沿寄存器來對準(zhǔn)和調(diào)整所有的數(shù)據(jù)。每一個(gè)DQS需要獨(dú)立去調(diào)整resync時(shí)鐘的相移。
初,每一個(gè)獨(dú)立的DQS看上去相移90°并捕獲到相應(yīng)的DQ數(shù)據(jù);接下來,一個(gè)自由振蕩resync時(shí)鐘將數(shù)據(jù)將數(shù)據(jù)從捕獲區(qū)轉(zhuǎn)移到均衡電路,此時(shí)每一個(gè)DQS組有獨(dú)立的Resynd時(shí)鐘。
然后,DQ數(shù)據(jù)進(jìn)入1T寄存器。此時(shí)1T寄存器就可以對特定DQS組的DQ數(shù)據(jù)按照需要進(jìn)行延時(shí)處理,對于給定通道是否進(jìn)行處理可以由PHY IP核中的均衡方案自動(dòng)確定。
,所有DQS組進(jìn)入負(fù)沿寄存器。同樣的,由自動(dòng)均衡方案可確定有哪些寄存器參與工作。至此,可以把上下兩個(gè)通道的數(shù)據(jù)同步在同一個(gè)resync時(shí)鐘上,實(shí)現(xiàn)了一個(gè)源同步的接口,F(xiàn)PGA可以得到一個(gè)完全對齊或均衡的單速率數(shù)據(jù)。
寫均衡
寫均衡和讀過程方向相反,過程類似。DQS組為了統(tǒng)一時(shí)鐘在不同時(shí)刻啟動(dòng)工作,它們必須滿足tDQSS參數(shù)±0.25 tCK??刂破魍ㄟ^建立反饋回路來調(diào)整DQS-to-CK的關(guān)系,數(shù)據(jù)捕獲點(diǎn)為了建立和保持時(shí)間就在寫周期的中間位置。
FPGA I/O的其它創(chuàng)新點(diǎn)
高端FPGA在I/O特性上還有許多創(chuàng)新點(diǎn)可以用來簡化和增強(qiáng)內(nèi)存接口設(shè)計(jì),比如動(dòng)態(tài)片內(nèi)端接(OCT),可變I/O延時(shí)以及半數(shù)據(jù)率功能。
FPFA 晶圓和封裝的設(shè)計(jì)必須考慮到在高速內(nèi)存接口設(shè)計(jì)時(shí)所需的信號完整性。另外,F(xiàn)PGA除了具有可編程的驅(qū)動(dòng)能力來匹配不同的標(biāo)準(zhǔn)外,還應(yīng)該能夠提供動(dòng)態(tài)的OCT和可變擺率,以此來管理信號的上升和下降時(shí)間。
結(jié)論
DDR3在未來即將超越DDR2的使用,高端FPGA提供的低成本、高效能、高密度和良好的信號完整性方案必須滿足JEDEC讀寫均衡要求。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- PLC設(shè)備如何選型2025/9/5 17:15:14
 - PLC 編程中急停開關(guān)觸點(diǎn)抉擇:常開還是常閉?接線要點(diǎn)揭秘2025/6/26 16:02:37
 - 全面解析:PLC 控制柜設(shè)計(jì)原理、布局接線與原理圖2025/6/16 16:12:05
 - PLC控制系統(tǒng)輸入/輸出回路的隔離技術(shù)2025/6/12 17:27:11
 - 深度解析:PLC 上升沿和下降沿指令的應(yīng)用時(shí)機(jī)與使用方法2025/6/9 15:18:19
 
- BOOST芯片的VIN與VOUT非常接近時(shí),會(huì)出現(xiàn)什么情況?
 - 如何在無線電連接設(shè)備中嵌入安全性
 - ADI芯品兼具高精度與低延遲的SAR ADC
 - Allegro發(fā)布革命性10MHz TMR電流傳感器ACS3
 - 串口、UART、RS232、RS485、USB、COM 口全面解析
 - 變壓器基礎(chǔ)知識:原理、結(jié)構(gòu)與應(yīng)用
 - 一款高集成度雙通道、寬頻、自感式數(shù)字電感電容傳感芯片 - MLC12G
 - PCB生產(chǎn)制造中銀層缺陷應(yīng)對措施
 - 電路板電鍍中4種特殊的電鍍方法
 - 高通SA8155P芯片的接口協(xié)議
 









