出阻抗為50ω。⑥r(nóng)ssi為接收信號(hào)強(qiáng)度提示。接收信號(hào)從-110dbm變化到-50dbm時(shí),rssi的電平大約從0.65v變化到1.70v。⑦clk、data和le為串行編程控制端口,用來實(shí)現(xiàn)對(duì)we904芯片的編程控制。以下將詳細(xì)介紹。4 we904模塊we915ctx1的編程控制接口we904芯片內(nèi)部有4個(gè)控制寄存器,用來對(duì)we904芯片的工作狀態(tài)進(jìn)行控制。這4個(gè)寄存器分別是參考頻率寄存器、發(fā)送頻率寄存器、接收頻率寄存器和模式寄存器。這4個(gè)控制寄存器的相應(yīng)位的功能定義此處不作介紹,讀者可以參考w904的芯片資料。對(duì)這4個(gè)寄存器的寫入控制則是通過clock、data和le三個(gè)引腳業(yè)實(shí)現(xiàn)的,分別與模擬we915ctx1的clk、data和le相對(duì)應(yīng),其寫入時(shí)序如圖3所示。寫入的基本過程為:①le開始時(shí)為低電平。②當(dāng)le變?yōu)楦唠娖胶?,?shù)據(jù)在clock的驅(qū)動(dòng)下開始由data引腳移入內(nèi)部的移位寄存器。數(shù)據(jù)的移位操作是在clock的上升沿進(jìn)行的。所以設(shè)計(jì)接口時(shí)通常使時(shí)鐘clock的下降沿和位邊界對(duì)齊,這樣在clock的上升沿能有效的采樣到數(shù)據(jù)。③在最后一個(gè)數(shù)據(jù)位移入內(nèi)部移位寄存器后,le在下一個(gè)時(shí)鐘上升