CS5396
1500
FBGA256()/24+
原廠原裝現(xiàn)貨
CS5396
80000
-/23+
原裝現(xiàn)貨
CS5396
80000
-/23+
原裝現(xiàn)貨
CS5396
80000
-/2024+
原裝現(xiàn)貨
CS5396
3588
-/-
原裝 部分現(xiàn)貨量大期貨
CS5396-CS
3
-/SMD28
300
CS5396-CS
3588
-/-
原裝 部分現(xiàn)貨量大期貨
CS5396-KS
4270
NA//23+
優(yōu)勢代理渠道,原裝,可全系列訂貨開增值稅票
CS5396-KS
10218
SOP28/25+
原裝現(xiàn)貨,有意請來電或QQ洽談
CS5396-KS
168000
SOP28/23+
全新原裝現(xiàn)貨/實單價格支持/優(yōu)勢渠道
CS5396-KS
26800
SOP/2324+
保證全新原裝
CS5396-KS
28683
SOP28/21+
原裝現(xiàn)貨終端免費提供樣品
CS5396-KS
1200
SOP/2023+
全新原裝現(xiàn)貨
CS5396-KS
5270
SOP/21+
-
CS5396-KS
6500
SOP/2025+
全新原裝 信譽 精業(yè)軍工
CS5396-KS
7108
N/A/+
原裝正品熱賣,價格優(yōu)勢
CS5396-KS
12500
SOP/24+
100%原裝深圳現(xiàn)貨
CS5396-KS
105000
SOP/23+
原廠渠道,現(xiàn)貨配單
CS5396-KS
50000
SOP/23+ROHS
原裝,原廠渠道,十年BOM配單專家
CS5396-KS
7000
SOP/23+
只做原裝現(xiàn)貨
摘要:24位∑-δ a/d變換器cs5397/97的特性及其在超高精度數(shù)據(jù)采集系統(tǒng)中的應(yīng)用。在給出的由dsp(tms320c32)、fpga(xc3064)、fifo寄存器等構(gòu)成的實際應(yīng)用系統(tǒng)中,數(shù)據(jù)采集的動態(tài)范圍可達(dá)100db(當(dāng)正弦信號的峰-峰值為3v時)。 關(guān)鍵詞:∑-δa/d變換器 fpga dsp 在測量、工業(yè)控制系統(tǒng)中,a/d變換器的數(shù)據(jù)采集精度對系統(tǒng)的性能有著至關(guān)重要的影響。傳統(tǒng)的a/d器件,大都采用逐次逼近方式,而cs5396/97[1]采用了∑-δ技術(shù),可實現(xiàn)24位的高分辨率。∑-δ技術(shù)的本質(zhì)是采用負(fù)反饋方式逐步減小輸入模擬信號與dac反饋信號的差值,∑-δ a/d器件比傳統(tǒng)的逐次逼近方式的a/d器件性能好。cs5396/97構(gòu)成的數(shù)據(jù)采集系統(tǒng)具有高分辨率、寬動態(tài)范圍、高信噪比等特點,特別適合于高精度數(shù)據(jù)采集的場合。1 cs5396/97的主要性能 cs5396/97是一個完整的數(shù)字視頻模/數(shù)轉(zhuǎn)換系統(tǒng),它能完成采樣、模/數(shù)轉(zhuǎn)換、數(shù)字濾波等,對左/右兩個模擬信號輸入通道進(jìn)行約100khz的采樣,并以24位串行數(shù)據(jù)(校正和濾波后,動態(tài)范圍為120db)輸出
dsp負(fù)責(zé)數(shù)據(jù)的采集和運算處理,處理結(jié)果通過usb口送計算機顯示分析,其結(jié)構(gòu)如圖1所示。該結(jié)構(gòu)圖中,cpld和fpga實現(xiàn)模塊接口,包括串并轉(zhuǎn)換、8位和32位數(shù)據(jù)總線間的轉(zhuǎn)換、sram等功能。采樣結(jié)果經(jīng)過cpld送至dsp運算處理(fft變換、相關(guān)分析、功率譜分析等)后,由fpga和usb接口送至主控計算機存儲和顯示。計算機應(yīng)用程序易于實現(xiàn)豐富的圖形界面,具有良好的人機接口。1 模數(shù)模塊本系統(tǒng)主要用于振動信號和噪聲分析,要求采樣精度高,采樣頻率不超過100khz。根據(jù)要求選用crystal公司的cs5396。該芯片原本用于立體聲采樣,基于∑-δ結(jié)構(gòu),采樣精度高,24位分辨率,120db的動態(tài)范圍;采樣頻率32khz、44.1khz、48khz、96khz可選;內(nèi)部集成采樣保持器、模擬低通濾波器、數(shù)字濾波器,同時還具有時采樣功能;兩路同時采樣,串行輸出,串行數(shù)據(jù)由cpld轉(zhuǎn)換成24位并行數(shù)據(jù);由于該芯片量程是4v,差分輸入,所以模擬部分只需再加上簡單量程放大電路即可。這樣模擬電路十分簡單,抗干擾能力強、精度高。2 dsp處理器選擇dsp處理器時主要考慮其運算速度、總線寬度和性價比。本系統(tǒng)采樣結(jié)構(gòu)24
處理結(jié)果通過usb口送計算機顯示分析,其結(jié)構(gòu)如圖1所示。 該結(jié)構(gòu)圖中,cpld和fpga實現(xiàn)模塊接口,包括串并轉(zhuǎn)換、8位和32位數(shù)據(jù)總線間的轉(zhuǎn)換、sram等功能。采樣結(jié)果經(jīng)過cpld送至dsp運算處理(fft變換、相關(guān)分析、功率譜分析等)后,由fpga和usb接口送至主控計算機存儲和顯示。計算機應(yīng)用程序易于實現(xiàn)豐富的圖形界面,具有良好的人機接口。 1 模數(shù)模塊 本系統(tǒng)主要用于振動信號和噪聲分析,要求采樣精度高,采樣頻率不超過100khz。根據(jù)要求選用crystal公司的cs5396。該芯片原本用于立體聲采樣,基于∑-δ結(jié)構(gòu),采樣精度高,24位分辨率,120db的動態(tài)范圍;采樣頻率32khz、44.1khz、48khz、96khz可選;內(nèi)部集成采樣保持器、模擬低通濾波器、數(shù)字濾波器,同時還具有時采樣功能;兩路同時采樣,串行輸出,串行數(shù)據(jù)由cpld轉(zhuǎn)換成24位并行數(shù)據(jù);由于該芯片量程是4v,差分輸入,所以模擬部分只需再加上簡單量程放大電路即可。這樣模擬電路十分簡單,抗干擾能力強、精度高。 2 dsp處理器 選擇dsp處理器時主要考慮其運算速度、總線寬度和性價比。本
據(jù)的采集和運算處理,處理結(jié)果通過usb口送計算機顯示分析,其結(jié)構(gòu)如圖1所示。 該結(jié)構(gòu)圖中,cpld和fpga實現(xiàn)模塊接口,包括串并轉(zhuǎn)換、8位和32位數(shù)據(jù)總線間的轉(zhuǎn)換、sram等功能。采樣結(jié)果經(jīng)過cpld送至dsp運算處理(fft變換、相關(guān)分析、功率譜分析等)后,由fpga和usb接口送至主控計算機存儲和顯示。計算機應(yīng)用程序易于實現(xiàn)豐富的圖形界面,具有良好的人機接口。 1 模數(shù)模塊 本系統(tǒng)主要用于振動信號和噪聲分析,要求采樣精度高,采樣頻率不超過100khz。根據(jù)要求選用crystal公司的cs5396。該芯片原本用于立體聲采樣,基于∑-δ結(jié)構(gòu),采樣精度高,24位分辨率,120db的動態(tài)范圍;采樣頻率32khz、44.1khz、48khz、96khz可選;內(nèi)部集成采樣保持器、模擬低通濾波器、數(shù)字濾波器,同時還具有時采樣功能;兩路同時采樣,串行輸出,串行數(shù)據(jù)由cpld轉(zhuǎn)換成24位并行數(shù)據(jù);由于該芯片量程是4v,差分輸入,所以模擬部分只需再加上簡單量程放大電路即可。這樣模擬電路十分簡單,抗干擾能力強、精度高。 2 dsp處理器 選擇dsp處理器時主要考慮其運算速度、總線寬度和性價比。本系統(tǒng)采樣
CS5396-KS CS5451A CS5460 CS5460A CS5460A-BS CS5460A-BSZ CS5462 CS5463 CS5463-ISZ CS5464
相關(guān)搜索: