ADV7181BBST
28998
QFP64/20+
全新原裝進口現(xiàn)貨熱賣,價格優(yōu)勢
ADV7181BBSTZ
9
QFP/12+
-
ADV7181B
48000
QFP64/24+
原裝現(xiàn)貨,可開專票,提供賬期服務
ADV7181B
5000
QFP64/24+
優(yōu)勢渠道現(xiàn)貨,提供一站式配單服務
ADV7181B
21403
QFP64/23+
原裝現(xiàn)貨,長期供應
ADV7181B
60701
QFP64/24+
深圳原裝現(xiàn)貨,可看貨可提供拍照
ADV7181B
5000
QFP64/23+
原裝庫存,提供優(yōu)質(zhì)服務
ADV7181B
5000
QFP64/23+
優(yōu)勢產(chǎn)品大量庫存原裝現(xiàn)貨
ADV7181B
25000
SMD/22+
只有原裝原裝,支持BOM配單
ADV7181B
8700
QFP64/2023+
原裝現(xiàn)貨
ADV7181B
25000
SMD/22+
只有原裝原裝,支持BOM配單
ADV7181B
3000
QFP64/11+
原裝正品熱賣,價格優(yōu)勢
ADV7181B
526
QFP64/24+
只做原裝,專注海外現(xiàn)貨訂購20年
ADV7181B
5000
QFP64/25+
只做原裝,可提供技術支持及配單服務
ADV7181B
12260
QFP64/23+
高品質(zhì) 優(yōu)選好芯
ADV7181B
19
QFP/05+
現(xiàn)貨交易
ADV7181B
3180
23+/QFP64
特價原裝現(xiàn)貨,一站配齊
ADV7181B
63422
QFP64/2215+
原裝現(xiàn)貨,可提供一站式配套服務
ADV7181B
28800
QFP64/22+
原裝現(xiàn)貨,提供配單服務
ADV7181B
15000
QFP64/21+
原廠原裝正品
了fpga靈活可編程與片上niosii軟核處理器的用戶可配置等特點。在實現(xiàn)某功能時,通過在niosii處理器下編寫c程序運行,也可以使用硬件模塊來加速。本系統(tǒng)綜合兩種實現(xiàn)思路,采用高性價比的cyclone ii ep2c35系列fpga實現(xiàn),系統(tǒng)總體結(jié)構(gòu)如圖2所示。 圖2 系統(tǒng)總體結(jié)構(gòu)框圖 整個系統(tǒng)由低到高分為三個層次:條碼識別的硬件平臺、μc/osii操作系統(tǒng)、條碼譯碼核心算法。最底層硬件平臺采用altera公司的cylone ii ep2c35與adi公司的視頻解碼芯片adv7181b,具有8 mb的flash存儲器,1 mb的sram等外設;中間層μc/osii操作系統(tǒng)提供任務調(diào)度和設備驅(qū)動,以及提供各種中斷來實現(xiàn)對外界請求的響應,如模式切換、lcm顯示、射頻傳送等,有效地提高了系統(tǒng)運行速率;最頂層條碼譯碼核心算法包括了對條碼圖像的預處理和對譯碼數(shù)據(jù)的rs糾錯,采用c語言在niosii的集成開發(fā)環(huán)境中(ide)實現(xiàn)。 1.1 系統(tǒng)硬件結(jié)構(gòu) 系統(tǒng)通過配置視頻采集芯片adv7181b,通過圖像采集子系統(tǒng)將ccd采集到的條碼數(shù)據(jù)存儲在sram中后,產(chǎn)生硬件中斷,處理
dv7l8lb完成模擬視頻解碼處理,完成cvbs等模擬視頻信號到y(tǒng)crcb數(shù)字信號的轉(zhuǎn)換,用硬件描述語言(vhdl)設計視頻數(shù)據(jù)采集模塊ip核,來實現(xiàn)前端的視頻數(shù)據(jù)采集。由于采集的視頻數(shù)據(jù)是海量數(shù)據(jù),這給存儲和傳輸都帶來了很大的不便,需要對視頻數(shù)據(jù)進行預處理,以降低數(shù)據(jù)量,系統(tǒng)采用vhdl設計相應的視頻數(shù)據(jù)處理模塊ip核。整個系統(tǒng)的框圖如圖l所示。 2 視頻圖像采集處理模塊設計 采集模塊是整個系統(tǒng)非常重要的組成部分,采集質(zhì)量的好壞將直接影響整個系統(tǒng)的識別效果。本系統(tǒng)視頻a/d轉(zhuǎn)換器選用adv7181b,它能夠自動檢測和轉(zhuǎn)化標準的ntsc、pal和secam制的模擬電視基帶復合信號,輸出4:2:2的符合itu-r656(國際電信聯(lián)盟的視頻標準)標準的16位/8位復合視頻數(shù)據(jù),支持6路模擬視頻信號的輸入。adv7l81b通過i2c總線實現(xiàn)配置,同時能輸出行、場同步信號。adv718lb輸出的數(shù)字視頻數(shù)據(jù)通過8位總線tddata傳輸給fpga。fpga經(jīng)視頻解碼模塊在視頻數(shù)據(jù)中識別出有效數(shù)據(jù),再根據(jù)系統(tǒng)對圖像精度的要求進行處理,生成三種數(shù)據(jù)圖像,fpga(field-programmable ga
工業(yè)現(xiàn)場因為環(huán)境復雜,實時性要求高,常常需要對一處或多處重要位置同時進行監(jiān)控,且能夠在需要時切換其中一幅畫面全屏顯示。這就要求設計一種實時視頻監(jiān)控系統(tǒng),既能夠滿足工業(yè)現(xiàn)場應用的特殊環(huán)境,具有體積小、功耗低、可定制的特點,又能夠?qū)Χ帱c進行同時采集和同屏顯示以及對其中的一路進行切換。 國內(nèi)現(xiàn)有的視頻監(jiān)控方案一般是采用ccd攝像頭+視頻解碼芯片(如saa7113h/adv7181b)+fpga/cpld+dsp的模式實現(xiàn),其中視頻解碼芯片用來對ccd攝像頭采集的模擬信號進行ad轉(zhuǎn)換,fpga/cpld對數(shù)據(jù)采集進行控制,dsp最終對數(shù)據(jù)進行處理。這種方法開發(fā)周期長,成本高,且可更改性差。 本文介紹的系統(tǒng)主要由兩片altera公司的cycloneⅱ系列的ep2c8q20818和飛利浦公司的視頻解碼芯片saa7113h以及外存儲器件sram等組成。兩片fpga分別完成前端圖像的采集和后端數(shù)據(jù)的處理,視頻解碼芯片完成模擬信號向數(shù)據(jù)信號的轉(zhuǎn)換,存儲器件在fpga的控制下起到數(shù)據(jù)緩存作用。 1 系統(tǒng)描述 系統(tǒng)主要分為采集模塊、解碼模塊、數(shù)據(jù)格式轉(zhuǎn)換模塊、存儲模塊、uart模塊和lcd
到不同的半導體工藝中去生產(chǎn)集成電路芯片。利用ip核設計電子系統(tǒng),引用方便,修改基本元件的功能容易。具有復雜功能和商業(yè)價值的ip核一般具有知識產(chǎn)權,盡管ip核的市場活動還不規(guī)范,但是仍有許多集成電路設計公司從事ip核的設計、開發(fā)和營銷工作。ip核有兩種,與工藝無關的vhdl程序稱為軟核;具有特定電路功能的集成電路版圖稱為硬核。硬核一般不允許更改,利用硬核進行集成電路設計難度大,但是容易成功流片。 視頻編解碼ip 核主要完成的功能包含視頻信號的采集、分配、存儲以及色度空間的轉(zhuǎn)換。模擬視頻信號經(jīng)過adv7181b 后變成了符合itu-r656 的yuv 數(shù)字信號,但是要對yuv 信號進行處理必須將這三路信號分開并行處理,所以需要采集分配這三路信號,這是2.1 的ip核需要實現(xiàn)的功能;由于模擬視頻信號是隔行掃描的,但是crt 顯示器是逐行掃描,如果不加處理那么必然會導致行錯開,所以需要將數(shù)據(jù)進行存儲,通過控制實現(xiàn)隔行變逐行,這是2.2 的ip 核需要實現(xiàn)的功能;最后經(jīng)過處理的yuv 三路數(shù)字信號,需要完成色度空間的轉(zhuǎn)換變成rgb 信號,這是2.3 的ip 核需要實現(xiàn)的功能。 2.1 yuv 信號的采集
誰用過adv7171和adv7181b初始化代碼搞得我暈頭轉(zhuǎn)向,有哪位用過給我一份,謝謝!mybigdog@yeah.net各位路過的看官,麻煩頂一下!