ADSP21060LCW-160
8000
-/New+Rohs
18年行業(yè)經(jīng)驗(yàn),原裝現(xiàn)貨實(shí)單支持
ADSP21060
80000
-/23+
原裝現(xiàn)貨
ADSP21060
50000
-/2024+
原廠原裝現(xiàn)貨庫存支持當(dāng)天發(fā)貨
ADSP21060
80000
-/23+
原裝現(xiàn)貨
ADSP21060
521010
NR/2017+
-
ADSP21060
63422
QFP/2215+
原裝現(xiàn)貨,可提供一站式配套服務(wù)
ADSP21060
65286
-/21+
全新原裝現(xiàn)貨,長(zhǎng)期供應(yīng),免費(fèi)送樣
ADSP21060
521010
NR/2017+
-
ADSP21060
3588
-/-
原裝 部分現(xiàn)貨量大期貨
ADSP21060
41101
QFP/-
大量現(xiàn)貨,提供一站式配單服務(wù)
ADSP21060
92700
QFP/23+
原裝現(xiàn)貨,支持BOM配單服務(wù)
ADSP21060BS130
3588
-/-
原裝 部分現(xiàn)貨量大期貨
ADSP21060CW160
9000
240CQFP/23+
原廠渠道,現(xiàn)貨配單
ADSP21060CW160
9000
240CQFP/2024+
原廠渠道,現(xiàn)貨配單
ADSP21060CW160
9000
240CQFP/22+
原廠渠道,現(xiàn)貨配單
ADSP21060CW160
8913
240CQFP/23+
柒號(hào)芯城,離原廠的距離只有0.07公分
ADSP21060CW160
9000
240CQFP/20+
原廠渠道,現(xiàn)貨配單
ADSP21060CW160
9000
240CQFP/22+
原廠渠道,現(xiàn)貨配單
ADSP21060CZ160
6500
-/23+
原裝現(xiàn)貨需要的加QQ3552671880 2987726803
ADSP21060CZ160
29078
-/-
現(xiàn)貨十年以上分銷商,原裝進(jìn)口件,服務(wù)型企業(yè)
務(wù)分配方法。三者之間緊密聯(lián)系,互相依賴。 3.1 處理單元的選擇 處理單元的性能可以說是決定處理機(jī)性能最基本的因素,高性能的處理單元可以提高系統(tǒng)性能、減少系統(tǒng)體積和功耗、降低結(jié)構(gòu)復(fù)雜性和提高軟件可維護(hù)性。處理單元按應(yīng)用范圍大致可分為中央處理單元、專用asic芯片、fpga/epld、數(shù)字信號(hào)處理器。在實(shí)時(shí)數(shù)字信號(hào)處理應(yīng)用上,dsp仍具備明顯優(yōu)勢(shì)。 在并行處理中,更強(qiáng)調(diào)dsp是否具有適于構(gòu)成并行處理機(jī)的特殊功能,如高速通信口的通信能力、共享存貯器的接口功能等。tms320c40和adsp21060在結(jié)構(gòu)功能上有很多相似之處,相比較而言,綜合性能較好地并行dsp是adsp21060,他的運(yùn)算速度、數(shù)據(jù)吞吐能力、片內(nèi)存貯器容量都遠(yuǎn)優(yōu)于tms320c40,相對(duì)于其他類型dsp.他的突出特點(diǎn)是:fft速度快、片內(nèi)存貯器容量大,很好地共享存貯器接口。各種兼容型號(hào)adsp2106x的選擇余地也較大,他還與最新推出的adsp21160代碼兼容,結(jié)構(gòu)與接口形式也類似。 3.2 并行處理機(jī)互聯(lián)結(jié)構(gòu) 并行處理機(jī)互聯(lián)網(wǎng)絡(luò)的主要功能是為各處理單元提供數(shù)據(jù)交換的通路并負(fù)責(zé)子任務(wù)傳送和控制調(diào)度信號(hào)的傳遞
摘要:介紹一種基于adsp21060和virtex ii的星載圖像處理系統(tǒng)。分析了圖像處理系統(tǒng)的功能和任務(wù),給出了處理系統(tǒng)的硬件結(jié)果、fpga的功能模塊、dsp的軟件框架和模塊。通過地面原理樣機(jī)開發(fā),驗(yàn)證了系統(tǒng)設(shè)計(jì)的正確性和高效性。 關(guān)鍵詞:adsp21060 virtex ii 圖像處理系統(tǒng) 積分器 乒乓結(jié)構(gòu) 圖像處理系統(tǒng)多采用dsp陣列、dsp加fpga/cpld或單由fpga/cpld器件等方式構(gòu)成。采用dsp陣列構(gòu)成的圖像處理系統(tǒng),其優(yōu)點(diǎn)是處理功能可以通過軟件靈活修改,其缺點(diǎn)主要有功耗大、體積大、成本高;采用單由fpga/cpld等可編程器件構(gòu)成的系統(tǒng),可以避免dsp陣列系統(tǒng)功耗大、體積大的缺點(diǎn),并可以根據(jù)系統(tǒng)要求,在硬件構(gòu)造上靈活的配置,但對(duì)于復(fù)雜的算法,其設(shè)計(jì)復(fù)雜度急劇上升。正因?yàn)槿绱耍?dāng)前很多設(shè)計(jì)選擇dsp加fpga/cpld的結(jié)構(gòu)來構(gòu)成圖像處理系統(tǒng)。本空間太陽望遠(yuǎn)鏡星載圖像處理系統(tǒng),正是一種基于dsp和fpga構(gòu)造的圖像處理系統(tǒng)。本文討論了系統(tǒng)的功能任務(wù)、系統(tǒng)結(jié)構(gòu)、fpga設(shè)計(jì)的邏輯模塊、dsp的軟件結(jié)構(gòu)和原理樣機(jī)的實(shí)驗(yàn)結(jié)果。1 圖像處理系統(tǒng)的功能和任務(wù) 1.1
(zero overhead loop),程序執(zhí)行時(shí)間可預(yù)測(cè)等。正是由于dsp的諸多優(yōu)點(diǎn)能夠滿足密集的數(shù)學(xué)計(jì)算,而且dsp應(yīng)用的另一個(gè)突出特點(diǎn)是實(shí)時(shí)性,使其在通信、雷達(dá)、數(shù)字電視等領(lǐng)域得到了廣泛的應(yīng)用,而且日益滲透到人們的日常生活的各個(gè)方面。在實(shí)時(shí)信號(hào)處理中已經(jīng)離不開dsp,這些處理系統(tǒng)中包含了各種數(shù)據(jù)通信,例如dsp與dsp間數(shù)據(jù)通信,dsp與pc機(jī)間數(shù)據(jù)通信等。如何能夠快速、準(zhǔn)確的完成通信是每個(gè)硬件工程師所關(guān)心的問題。由于dsp的工作頻率較高,如tms320c6201時(shí)鐘頻率為200mhz,adsp21060時(shí)鐘頻率為40mhz,故其數(shù)據(jù)讀寫周期很短,然而pc機(jī)串口讀寫速度較低,最大數(shù)據(jù)吞吐量約為115kbps,盡管dsp在與這些慢速外設(shè)進(jìn)行數(shù)據(jù)交換時(shí)可以加入額外的等待周期,但是在實(shí)時(shí)性要求苛刻,算法復(fù)雜的場(chǎng)合,將dsp從這些冗長(zhǎng)的等待周期中解放出來,將其時(shí)間重點(diǎn)放在處理關(guān)鍵的實(shí)時(shí)任務(wù)中去,有著重要的實(shí)際意義。故dsp與pc機(jī)之間串口通信的速度匹配是保證快速、準(zhǔn)確通信的關(guān)鍵。pc機(jī)一般帶有一個(gè)或兩個(gè)內(nèi)置串口,每個(gè)端口的機(jī)箱背后有一個(gè)9針或25針的公插口。串口是以bit來傳輸數(shù)據(jù)的,傳輸速率取決于ua
理的工作時(shí)序控制并增強(qiáng)外圍通信功能,在其前端配置一塊單板機(jī),利用vxworks作為操作系統(tǒng),并安裝控制程序?qū)harc陣列板實(shí)施控制。由于單板機(jī)具有良好的通信接口擴(kuò)展性,該單板機(jī)作為信號(hào)處理系統(tǒng)的前端機(jī)可以外接網(wǎng)絡(luò)接口、視頻接口、i/o接口等等,使得信號(hào)處理機(jī)可作為一個(gè)完整的分系統(tǒng)接入控制網(wǎng)絡(luò);利用單板機(jī)的強(qiáng)大的實(shí)時(shí)控制功能和網(wǎng)絡(luò)功能,使信號(hào)處理機(jī)發(fā)揮最大功效。下面給出sharc陣列板與其前端的單板機(jī)組成的通信處理系統(tǒng),如圖1所示。 該嵌入式系統(tǒng)基于標(biāo)準(zhǔn)的vme總線結(jié)構(gòu),sharc處理器為adsp21060,其時(shí)鐘頻率為40mhz,晶體振蕩器的頻率為25.6mhz。每一個(gè)sharc處理器都支持高達(dá)240mb/s的高速通信。對(duì)sharc的軟件開發(fā)采用apex(advanced parallel excutive),即高級(jí)并行執(zhí)行指令,由signal spectrum公司開發(fā)的sharc指令高級(jí)開發(fā)語言。apex提供了性能優(yōu)良的、靈活的并行處理器指令集,以及對(duì)dsp硬件的便捷訪問功能。同時(shí),apex還提供了基于vme總線的通信機(jī)制,允許從主機(jī)下裝sharc代碼到客戶機(jī),并且具備在主機(jī)和客戶機(jī)之間進(jìn)行數(shù)
如果下一個(gè)時(shí)鐘節(jié)拍,bs-cell處于寫狀態(tài)(如處于capture狀態(tài)),由于數(shù)據(jù)線的電平保持特性,則有可能在此時(shí)間,bs-cell所capture回讀的數(shù)據(jù)為上一個(gè)時(shí)鐘節(jié)拍的update數(shù)據(jù),造成測(cè)試不穩(wěn)定。解決的辦法是在每一次讀狀態(tài)結(jié)束后,系統(tǒng)根據(jù)讀狀態(tài)的間隔時(shí)間,隨機(jī)產(chǎn)生一組與上一組測(cè)試矢量不同的數(shù)據(jù),命名為*data,對(duì)i/o總線進(jìn)行間隔刷新。 實(shí)驗(yàn)結(jié)果及分析 現(xiàn)以某新型雷達(dá)點(diǎn)跡處理數(shù)字電路為例進(jìn)行系統(tǒng)功能驗(yàn)證。整個(gè)電路采用dsp+fpga的設(shè)計(jì)架構(gòu),其主要芯片包括:5片dsp(adsp21060)、2片 fpga(atlera flex epf10k系列)、8片雙口ram(qfp封裝),其他e2prom、hc244(sop封裝)、hc245(sop封裝)等。電路設(shè)計(jì)復(fù)雜,芯片多,pcb布局布線密度大,采用ict、功能測(cè)試tps開發(fā)難度大。 利用本邊界掃描自動(dòng)測(cè)試系統(tǒng),結(jié)合merge方法,對(duì)上述電路板進(jìn)行tps開發(fā)實(shí)驗(yàn)及故障診斷,測(cè)試結(jié)果如圖4所示。 插入模擬故障(u8-6 stuck to 0),重新仿真:掃描鏈測(cè)試→pass→b-scan器件簇測(cè)試→pass→nb-scan器
摘要:介紹一種基于ADSP21060和Virtex II的星載圖像處理系統(tǒng)。分析了圖像處理系統(tǒng)的功能和任務(wù),給出了處理系統(tǒng)的硬件結(jié)果、FPGA的功能模塊、DSP的軟件框架和模塊。通過地面原...