879
80LQFP14x14/-
原裝現(xiàn)貨,量大可議
AD9854ASQZ
35720
LQFP80/-
原裝ADI專賣
AD9854ASTZ
3654
LQFP80/23+
原裝現(xiàn)貨 有單就出,一站式BOM配單
AD9854ASTZ
26800
QFP/2423+
全新原裝,每一片都來(lái)自原廠
AD9854ASQ
203060
QFP/24+
一手渠道 假一罰十 原包裝常備現(xiàn)貨林R Q2280193667
AD9854ASTZ
879
80LQFP14x14/-
171.34 起/原裝現(xiàn)貨/量大可議
AD9854ASVZ
6800
TQFP/25+
只做原裝現(xiàn)貨
AD9854ASQ
6000
TQFP/24+
原裝現(xiàn)貨,量大可發(fā)貨
AD9854ASQZ
1298
QFP80/20+
全新原裝進(jìn)口現(xiàn)貨特價(jià)熱賣,長(zhǎng)期供貨
AD9854ASTZ
360
ADI/22+
優(yōu)勢(shì)原裝現(xiàn)貨低價(jià)出
AD9854ASTZ
8000
TQFP/23+
進(jìn)口原裝現(xiàn)貨假一賠十
AD9854
65443
-/25+
原裝認(rèn)證有意請(qǐng)來(lái)電或QQ洽談
AD9854
5000
N/A/25+
提供BOM一站式配單服務(wù)
AD9854
6000
N/A/23+
原裝現(xiàn)貨
AD9854
10000
N/A/24+
原裝現(xiàn)貨,提供BOM配單服務(wù)
AD9854
8735
NA//23+
原裝現(xiàn)貨,當(dāng)天可交貨,原型號(hào)開票
AD9854
8700
-/2023+
原裝現(xiàn)貨
AD9854
3891
N/A/N/A
原裝正品熱賣,價(jià)格優(yōu)勢(shì)
AD9854
5000
N/A/23+
原裝現(xiàn)貨
AD9854
60000
N/A/22+
專注配單,只做原裝現(xiàn)貨
濾波的i、0兩路信號(hào)輸入到該單元電路中,經(jīng)op-07放大、ad976采集后,再經(jīng)fpga由isa總線送入到計(jì)算機(jī)中。op-07具有低偏移、高開環(huán)增益的特點(diǎn),適合于高增益的測(cè)試系統(tǒng)應(yīng)用。ad976是采樣速率為200ksps的高速16位低功耗模數(shù)轉(zhuǎn)換器。fpga芯片采用ahera公司的acex系列芯片eplk50,實(shí)現(xiàn)isa總線與三路dds及數(shù)據(jù)采集的接口。其靈活的可重新配置特性為實(shí)現(xiàn)接口電路提供了極大的方便,片上集成有4okbit的ram,便于緩存計(jì)算機(jī)的控制信息。dds芯片選擇美國(guó)模擬器件公司的ad9854。它的相位累加器為48位,利用片上pll可實(shí)現(xiàn)4~20倍的可編程倍頻,內(nèi)部最高時(shí)鐘可達(dá)300blhz,尤為突出的優(yōu)勢(shì)在于具有100mhz的高速并行配置接口,內(nèi)置最大相位誤差小于1°的i、q兩路的dac輸出,便于產(chǎn)生lmhz的正交信號(hào)。對(duì)于該自動(dòng)測(cè)試系統(tǒng),各路dds之間的同步關(guān)系是電路設(shè)計(jì)的核心問(wèn)題。ad9854芯片本身沒(méi)有同步信號(hào),要實(shí)現(xiàn)各路的精確同步,必須對(duì)電路進(jìn)行優(yōu)化設(shè)計(jì)。為分析方便,分別從參考時(shí)鐘、刷新時(shí)鐘和內(nèi)部鎖相倍頻三部分進(jìn)行討論。 2.1 參考時(shí)鐘 成功的同步設(shè)計(jì)要求各路
spread spectrum communication)作為一種新型的通信體系,具有抗干擾能力強(qiáng)、截獲率低、碼分多址、信號(hào)隱蔽、保密、易于測(cè)距等優(yōu)點(diǎn),是通信領(lǐng)域的一個(gè)重要發(fā)展方向。正是由于這些優(yōu)點(diǎn),擴(kuò)頻通信在軍事上受到了極大的重視。為配合高動(dòng)態(tài)擴(kuò)頻接收機(jī)的研究,迫切需要一臺(tái)能夠精確模擬高機(jī)動(dòng)目標(biāo)環(huán)境條件下的擴(kuò)頻信號(hào)的信號(hào)源。本文提出的基于dds(direct digital synthesis)和fpga技術(shù)的高動(dòng)態(tài)擴(kuò)頻仿真信號(hào)源不但能夠模擬擴(kuò)頻信號(hào),而且由于采用了使用dds技術(shù)的頻率合成器ad9854,能夠?qū)崿F(xiàn)高速的頻率跳變,因此該信號(hào)源就能夠比較精確地模擬多普勒效應(yīng),實(shí)現(xiàn)高動(dòng)態(tài)仿真。 由于擴(kuò)頻通信能大大擴(kuò)展信號(hào)的頻譜,發(fā)送端用擴(kuò)頻碼序列進(jìn)行擴(kuò)頻調(diào)制,以及在接收端用相關(guān)解調(diào)技術(shù),使其具有許多窄帶通信難以替代的優(yōu)良性能,能在民用后,迅速推廣到各種公用和專用通信網(wǎng)絡(luò)之中,主要有以下幾項(xiàng)特點(diǎn): (1)易于重復(fù)使用頻率,提高了無(wú)線頻譜利用率 ; (2)抗干擾性強(qiáng),誤碼率低 ; (3)隱蔽性好,對(duì)各種窄帶通信系統(tǒng)的干擾很小 ; (4)可以實(shí)現(xiàn)碼分多址 ; (5)抗多徑干擾 ; (6)能精確地定時(shí)和
信號(hào)處理器(mixed signal processor) , 采用1.8 v~3.6 v 電源電壓, 在1 mhz 的時(shí)鐘條件下運(yùn)行時(shí),芯片的電流在200 μa~400 μa, 時(shí)鐘關(guān)斷模式的最低功耗只有0.2 μa,在8 mhz 晶體驅(qū)動(dòng)下指令周期為125 ns。 且msp430f169 具有豐富的片上外圍模塊, 如看門狗、模擬比較器、定時(shí)器、串口、硬件乘法器等。在本系統(tǒng)中,msp430f169 工作在3.3 v 電壓、8 mhz 主頻下。 調(diào)制電路以adi 公司單片dds 芯片ad9854 為核心。該芯片最高系統(tǒng)時(shí)鐘為300 mhz , 理論輸出信號(hào)頻率范圍為直流到150 mhz,最高并行編程速率為100 mhz,采用3.3 v 單電源供電, 與上述控制器芯片匹配, 無(wú)需加電平轉(zhuǎn)換電路,從而實(shí)現(xiàn)控制器與調(diào)制器的無(wú)縫接口。 ad9854 支持10 mhz 串行通信方式和100 mhz 并行通信方式, 本系統(tǒng)采用串行數(shù)據(jù)輸入方式。ad9854 內(nèi)置4~20 倍頻的pll, 外部較低頻率的參考時(shí)鐘可通過(guò)倍頻后得到300 mhz 的系統(tǒng)時(shí)鐘, 這樣就避免了設(shè)計(jì)高頻參考時(shí)鐘的難度,
ram,rom,雙口ram或fifo功能。這使得adexlk適合于復(fù)雜邏輯及存儲(chǔ)器功能,如數(shù)字信號(hào)處理、寬域數(shù)據(jù)路徑管理、數(shù)據(jù)變換和微處理器等各種高性能通信應(yīng)用。基于可重構(gòu)cmos sram單元,acex1k結(jié)構(gòu)具有實(shí)現(xiàn)一般門陣列宏功能需要的所有特征,相應(yīng)的多引腳數(shù)提供與系統(tǒng)元器件的有效接口。先進(jìn)的處理功能和2.5 v低電壓要求,使得ac2ex1k器件滿足廉價(jià)、高容量的應(yīng)用需要。 3.2 dds芯片 dds芯片選用的是美國(guó)的analog device inc(adi)公司生產(chǎn)的dds器件ad9854。ad9854數(shù)字頻率合成器是一個(gè)采用了先進(jìn)的dds技術(shù)的高集成器件。 他具有一對(duì)內(nèi)部高速、高性能的正交d/a轉(zhuǎn)換器和比較器,可實(shí)現(xiàn)數(shù)字合成正交的i和q路輸出。當(dāng)輸入一準(zhǔn)確的參考頻率,ad9854即可產(chǎn)生一高穩(wěn)定的頻率、相位、幅度可編程的正弦和余弦信號(hào)。ad9854的dds核心具有48 b的頻率分辨率。14 b相位截?cái)啾WC了優(yōu)良的sfdr指標(biāo)。ad9854的電路工藝使同步正交信號(hào)輸出的頻率最高達(dá)到150 mhz,平均每秒產(chǎn)生1百萬(wàn)新頻率。ad9854中4~20整數(shù)倍的可編程參考頻率累加器能
ram,rom,雙口ram或fifo功能。這使得adexlk適合于復(fù)雜邏輯及存儲(chǔ)器功能,如數(shù)字信號(hào)處理、寬域數(shù)據(jù)路徑管理、數(shù)據(jù)變換和微處理器等各種高性能通信應(yīng)用。基于可重構(gòu)cmos sram單元,acex1k結(jié)構(gòu)具有實(shí)現(xiàn)一般門陣列宏功能需要的所有特征,相應(yīng)的多引腳數(shù)提供與系統(tǒng)元器件的有效接口。先進(jìn)的處理功能和2.5 v低電壓要求,使得ac2ex1k器件滿足廉價(jià)、高容量的應(yīng)用需要。 3.2 dds芯片 dds芯片選用的是美國(guó)的analog device inc(adi)公司生產(chǎn)的dds器件ad9854。ad9854數(shù)字頻率合成器是一個(gè)采用了先進(jìn)的dds技術(shù)的高集成器件。 他具有一對(duì)內(nèi)部高速、高性能的正交d/a轉(zhuǎn)換器和比較器,可實(shí)現(xiàn)數(shù)字合成正交的i和q路輸出。當(dāng)輸入一準(zhǔn)確的參考頻率,ad9854即可產(chǎn)生一高穩(wěn)定的頻率、相位、幅度可編程的正弦和余弦信號(hào)。ad9854的dds核心具有48 b的頻率分辨率。14 b相位截?cái)啾WC了優(yōu)良的sfdr指標(biāo)。ad9854的電路工藝使同步正交信號(hào)輸出的頻率最高達(dá)到150 mhz,平均每秒產(chǎn)生1百萬(wàn)新頻率。ad9854中4~20整數(shù)倍的可編程參考頻率累加器能使外
摘 要:簡(jiǎn)述了用ddsad9854和pllpe3236所設(shè)計(jì)的頻率合成源的實(shí)現(xiàn)方案,重點(diǎn)對(duì)硬件設(shè)計(jì)中的注意事項(xiàng)進(jìn)行了詳細(xì)說(shuō)明,并且對(duì)系統(tǒng)的相位噪聲和雜散性能做了簡(jiǎn)要分析。最后給出了系統(tǒng)測(cè)試結(jié)果。 關(guān)鍵詞:頻率合成器;ad9854;pe3236;相位噪聲 frequency synthesizer of dds plus pll qu xinjian12,chang yilin1 (1.xidian university,xi′an,710071,china;2. the 20th research institute of cetc, xi′an,710068,china) abstract:the paper simply presented scheme of frequency synthesizer using ddsa d9854 plus pllpe3236 some cautious problems in hardware design were de scribed in detail, and also simply analyzed phase noise p
ad9854的輸出電流問(wèn)題dds芯片ad9854的輸出電流到底是單極性的還是雙極性的呢,ad9852的是單極性的,我看adi的設(shè)計(jì)手冊(cè)上說(shuō)ad9854是雙極性的,為什么我用示波器看了一下它的輸出波形,發(fā)現(xiàn)它的波形都在正半軸上呢?
我做一個(gè)射頻驅(qū)動(dòng)電路,要做一個(gè)50mhz~120mhz內(nèi)頻率近乎連續(xù)可調(diào)(步進(jìn)小于500hz)的頻率源,信號(hào)發(fā)生部分我用ad9854加單片機(jī)控制給做出來(lái)了,但是ad9854的功率輸出非常小,電流在5~20ma之間,典型值10ma,輸出電壓取決于外接電路的阻抗,在-0.5v~+1.0v之間,這樣功率輸出頂多20mw,而下一級(jí)工作器件要求的驅(qū)動(dòng)功率達(dá)到了近10w,功率放大了1000倍,而且要求功率放大元件耐壓高于40v,耐流大于0.5a。由于我初次接觸功率放大方面的電路設(shè)計(jì),在網(wǎng)上找了好幾天相關(guān)的器件也不得要領(lǐng),幾乎沒(méi)有什么收獲。我想求助論壇里的各位大俠,有沒(méi)有做過(guò)功率放大這一塊的,給我推薦一些高頻的,帶寬包含了0~120mhz的功率放大器件。要是有集成的芯片最好,沒(méi)有集成的就請(qǐng)推薦幾個(gè)滿足要求的高頻三極管,如果您能在給予進(jìn)一步的指導(dǎo),那就再好不過(guò)了。在這里我先謝謝各位大俠了!
有誰(shuí)知道ad9854的輸出功率一般是多大?有誰(shuí)知道ad9854的輸出功率一般是多大?謝謝!
請(qǐng)教高手ad9854的bpsk模式 我在使用ad9854的bpsk模式時(shí),發(fā)現(xiàn)相位的變化不是資料上講的變化的是相位寄存器里設(shè)定的相位1和相位2,請(qǐng)問(wèn)它是怎么工作的? 非常感謝!
謝謝指點(diǎn),在請(qǐng)教下請(qǐng)教下:c51 和 ad9854 (dds頻率器件)串行通信,讀寫reg不正常,讀寫奇地址是正常的,但是讀寫偶數(shù)地址的不對(duì),讀回來(lái)的全是0,奇怪 。clk 空閑為1,sdio作為輸入輸出用,上升沿寫入,下降沿讀出。不好意思,是ad9854,抱歉。