11.2896M
80000
-/23+
原裝現(xiàn)貨
11.2896M
80000
-/23+
原裝現(xiàn)貨
11.2896M
88580
SMD/24+
原裝 低價優(yōu)勢 配單十年
11.2896MHZ
30000
./25+
原裝現(xiàn)貨,價格優(yōu)勢
11.2896MHZ
36000
49S/SMD/17+
全新原裝進(jìn)口現(xiàn)貨,假一罰十,歡迎詢價。
11.2896MHZ
30000
./25+
原裝現(xiàn)貨,價格優(yōu)勢
11.2896MHZ
1022
DIP4/24+
原廠原裝現(xiàn)貨
11.2896MHZ
11120
LNA1630/18+
只做原裝,現(xiàn)貨價優(yōu)
11.2896MHZ
3000
-/2019+
原裝 部分現(xiàn)貨量大期貨
11.2896MHZ-ATS49/U-50/50-20.70C-18...
9800
N/A/1808+
原裝正品,亞太區(qū)混合型電子元器件分銷
                            11.2896MABJ-UB
                            CRYSTAL11.2896MHZ; Frequency:11.2896...
                            Citizen CSA309 
                            11.2896MABJ-UBPDF下載
                        左聲道耳機(jī)放大輸出 rhpout-右聲道耳機(jī)放大輸出 lout-左聲道輸出 rout-右聲道輸出 從框圖可以看出,lout和rout沒有經(jīng)過內(nèi)部放大器,所以設(shè)計中常用lhpout和rhpout,連接示意圖如下: 五. 配置接口:主要管腳為 sdin-配置數(shù)據(jù)輸入 sclk-配置時鐘 dsp通過該部分配置aic23的內(nèi)部寄存器,每個word的前7bit為寄存器地址,后9bit為寄存器內(nèi)容。具體方法和寄存器具體內(nèi)容見后。 六. 其他:主要管腳為 mclk-芯片時鐘輸入(12.288m、11.2896m、18.432m、16.9344m) vmid-半壓輸入,通常由一個10u和一個0.1u電容并聯(lián)接地 mode-芯片工作模式選擇,master或者slave cs-片選信號(配置時有效) clkout-時鐘輸出,可以為mclk或者mclk/2(詳見寄存器配置) dsp與aic23的連接 設(shè)計中dsp采用了ti的c5409,這是一款性價比高,外設(shè)資源豐富,耗電量低,處理能力強(qiáng)的16位dsp,在實際應(yīng)用中較為流行。 c5409有三組可通過寄存器靈活配置的mcbsp同步串口,與ai
、右2個16位音頻聲道獲取4路音頻通道的數(shù)字化數(shù)據(jù),音頻采集的數(shù)據(jù)格式為每路單聲道,44.1k赫茲采樣率,每個采樣數(shù)據(jù)用8位量化,采集輸出的數(shù)字音頻數(shù)據(jù)通過mcasp傳給dsp的輸入緩沖區(qū)單元,當(dāng)設(shè)定用于存放音頻采樣數(shù)據(jù)的緩存器滿時產(chǎn)生dma中斷,并在dma中斷服務(wù)程序中根據(jù)實際設(shè)定情況處理音頻數(shù)據(jù),經(jīng)過實時編碼壓縮后的音頻數(shù)據(jù)存儲到外部sdram中,dsp通過i2c總線實現(xiàn)對音頻采集電路的編碼,以控制采樣速率、音頻源、音量等具體參數(shù),硬件電路需要提供音頻采集電路需要的工作時鐘,筆者使用的時鐘是11.2896m赫茲,音頻輸入采集模塊接口電路原理功能框圖如圖3所示。 3.3 核心dm642 dsp模塊 核心dm642 dsp模塊由1個tms320dm642型數(shù)字媒體處理器及其外圍電路組成,主要對采集到內(nèi)部輸入緩存的數(shù)字音、視頻數(shù)據(jù)流進(jìn)行處理及壓縮,視頻圖像信號的壓縮一般屬于有損壓縮,同時系統(tǒng)又必須滿足編碼的實時性,所以采用定點dsp可較好地滿足整個壓縮系統(tǒng)對精度和速度的要求,該板卡設(shè)計采用的dm642是專門為圖像視頻領(lǐng)域的應(yīng)用而設(shè)計的,有完備的片外接口,能夠比較方便地擴(kuò)展片外存
不是吧,好像是11.2896m啊!是不是非得 這么精確呢?比如,我用10m的行不行?