| 
  |||||||||||
| 技術交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術 | 電源技術 | 測控之家 | EMC技術 | ARM技術 | EDA技術 | PCB技術 | 嵌入式系統(tǒng) 驅(qū)動編程 | 集成電路 | 器件替換 | 模擬技術 | 新手園地 | 單 片 機 | DSP技術 | MCU技術 | IC 設計 | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe  | 
  
EPM7128S的IO腳與74LVT16245連接的問題 | 
  
| 作者:aray2000 欄目:ARM技術 | 
在我的電路中,用CPLD芯片EPM7128S.html">EPM7128S來擴展ARM44B0的IO口, 其中EPM7128直接與74LVT16245的A PORT連接, EPM7128的VCCIO用3.3V供電,VCCINT用5V供電, 74LVT16245是3.3V供電,其接口能兼容5V的信號, 打算采用CPLD的輸出來控制74LVT16245的OE, DIR腳, 同時74LVT16245的A PORT上全部連接CPLD剩余的其它IO引腳。 現(xiàn)在問題是,沒焊上74LVT16245之前,EPM7128S.html">EPM7128S工作正常。 但是焊上74LVT16245之后,EPM7128明顯有點燙手…… 不知道這是什么原因造成的? 另外,EPM7128S.html">EPM7128S的DATASHEET提到 開漏輸出選項(Open-Drain OUTPUT Option) 具體應該在哪里可以選用此選項?是在 Quartus II的PIN PLANER里面設置管腳的IO STANDARD里設置嗎? 在IO STANDARD里面可以選擇IO口的電平類型有:TTL, LVTTL, LVCMOS  | 
  
  | 
    
 
  | 
  
| 免費注冊為維庫電子開發(fā)網(wǎng)會員,參與電子工程師社區(qū)討論,點此進入 | 
Copyright © 1998-2006 www.udpf.com.cn 浙ICP證030469號  |