| 
  |||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測(cè)控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動(dòng)編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機(jī) | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計(jì) | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe  | 
  
請(qǐng)教關(guān)于STR710的HDLC使用的問題 | 
  
| 作者:juliazhu 欄目:MCU技術(shù) | 
請(qǐng)問,我在介紹上面看到關(guān)于HDLC有兩個(gè)獨(dú)立的輸入時(shí)鐘,但是在管腳定義上卻只找到了三個(gè)與HDLC相關(guān)的管腳,就是107(clock input),108,111.那么這個(gè)獨(dú)立的時(shí)鐘怎么體現(xiàn)呢?比較困惑。請(qǐng)盡快答復(fù)。謝謝。  | 
  
| 2樓: | >>參與討論 | 
| 作者: ST_ARM 于 2007/1/30 9:16:00 發(fā)布:
         關(guān)于獨(dú)立的輸入時(shí)鐘 兩個(gè)獨(dú)立的輸入時(shí)鐘是指HDLC發(fā)送和接收時(shí)的時(shí)鐘,HDLC在發(fā)送和接收是各自使用自己的時(shí)鐘,在發(fā)送和接收時(shí)用戶可以使用不同的頻率。107(HCLK)在輸出時(shí)作為時(shí)鐘輸出,在輸入時(shí)作為外部時(shí)鐘的輸入。如果你事先設(shè)定好通訊的頻率,可以不使用這個(gè)引腳。  | 
  |
  | 
    
 
  | 
  
| 免費(fèi)注冊(cè)為維庫電子開發(fā)網(wǎng)會(huì)員,參與電子工程師社區(qū)討論,點(diǎn)此進(jìn)入 | 
Copyright © 1998-2006 www.udpf.com.cn 浙ICP證030469號(hào)  |