|
|||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測(cè)控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動(dòng)編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機(jī) | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計(jì) | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
請(qǐng)教,如圖:晶振振蕩波形失真 |
| 作者:chenglcd 欄目:數(shù)字廣電 |
請(qǐng)教怎樣解決晶振振蕩波形失真? * - 本貼最后修改時(shí)間:2006-8-7 14:38:08 修改者:chenglcd |
| 2樓: | >>參與討論 |
| 作者: chenglcd 于 2006/8/7 14:21:00 發(fā)布:
1 失真圖形A,為何會(huì)把峰削平了.? * - 本貼最后修改時(shí)間:2006-8-7 14:33:18 修改者:chenglcd
|
|
| 3樓: | >>參與討論 |
| 作者: chenglcd 于 2006/8/7 14:22:00 發(fā)布:
2 失真圖形B,為何在峰頂和鋒谷處出現(xiàn)諧波樣雜線.? * - 本貼最后修改時(shí)間:2006-8-7 14:36:08 修改者:chenglcd
|
|
| 4樓: | >>參與討論 |
| 作者: chenglcd 于 2006/8/7 14:24:00 發(fā)布:
3 OK圖形,其實(shí)也失真,只不過(guò)沒(méi)那摸嚴(yán)重. * - 本貼最后修改時(shí)間:2006-8-7 14:28:40 修改者:chenglcd
|
|
| 5樓: | >>參與討論 |
| 作者: chenglcd 于 2006/8/7 14:25:00 發(fā)布:
4 OK參考波形 * - 本貼最后修改時(shí)間:2006-8-7 14:29:46 修改者:chenglcd
|
|
| 6樓: | >>參與討論 |
| 作者: chenglcd 于 2006/8/7 14:25:00 發(fā)布:
5 OK參考波形 * - 本貼最后修改時(shí)間:2006-8-7 14:30:20 修改者:chenglcd
|
|
| 7樓: | >>參與討論 |
| 作者: chenglcd 于 2006/8/7 14:26:00 發(fā)布:
6 OK參考波形 * - 本貼最后修改時(shí)間:2006-8-7 14:31:24 修改者:chenglcd
|
|
| 8樓: | >>參與討論 |
| 作者: chenglcd 于 2006/8/7 14:59:00 發(fā)布:
圖紙,說(shuō)明: 該電路不是一般的(如圖紙2)晶振電路.約有30%左右無(wú)彩色.現(xiàn)更改與晶振串聯(lián)的電容參數(shù)以生產(chǎn).但造成工時(shí)浪費(fèi)大. 請(qǐng)高手分悉晶振振蕩波形失真原因.謝謝! * - 本貼最后修改時(shí)間:2006-8-7 15:12:44 修改者:chenglcd
|
|
| 9樓: | >>參與討論 |
| 作者: chenglcd 于 2006/8/7 15:01:00 發(fā)布:
圖紙2
|
|
| 10樓: | >>參與討論 |
| 作者: awey 于 2006/8/7 15:32:00 發(fā)布:
失真一般是振蕩過(guò)強(qiáng)造成的,在OSCO上串個(gè)電阻試試 |
|
| 11樓: | >>參與討論 |
| 作者: shiaf 于 2006/8/8 10:05:00 發(fā)布:
從波形上看是振蕩過(guò)激勵(lì)了,即使 ok 的波形存在過(guò)激勵(lì)。 建議在晶振與 OSC_O 腳之間串一個(gè)電阻,電阻值約 10k ~ 200K 之間。最好的波形應(yīng)該是正弦波不失真,峰峰值約為 VCC 的 3/4 。 |
|
| 12樓: | >>參與討論 |
| 作者: jeremyzhao 于 2006/8/8 19:24:00 發(fā)布:
學(xué)習(xí) 學(xué)習(xí) |
|
| 13樓: | >>參與討論 |
| 作者: 12分 于 2006/8/8 22:52:00 發(fā)布:
震蕩過(guò)強(qiáng)。 |
|
| 14樓: | >>參與討論 |
| 作者: chenglcd 于 2006/8/14 14:31:00 發(fā)布:
你好: awey & shiaf & 12分 在晶振與 OSC_O 腳之間串一個(gè)電阻,電阻值約560歐的電阻(電阻太大會(huì)不起振),波形是正弦波不失真,但頻率由原來(lái)的3.579545MHZ,變成了4.5MHZ左右,哪如何是好啊? |
|
| 15樓: | >>參與討論 |
| 作者: shiaf 于 2006/8/14 16:21:00 發(fā)布:
堅(jiān)持串 10k 以上的電阻。 如果是上電不容易起振,則在 OSC_0 和 OSC_I 二端并一個(gè) > 1M 的電阻,推薦用 10M 。 |
|
| 16樓: | >>參與討論 |
| 作者: jz0095 于 2006/8/19 6:02:00 發(fā)布:
用低通濾波器比較簡(jiǎn)便 用變動(dòng)增益的方法達(dá)到諧波抑制比較臨界,難度較大,不利于量產(chǎn)。諧波產(chǎn)物在-20DB左右時(shí)波形就基本正玄了。 |
|
|
|
| 免費(fèi)注冊(cè)為維庫(kù)電子開(kāi)發(fā)網(wǎng)會(huì)員,參與電子工程師社區(qū)討論,點(diǎn)此進(jìn)入 |
Copyright © 1998-2006 www.udpf.com.cn 浙ICP證030469號(hào) |