|
技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機(jī) | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計(jì) | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
關(guān)于cypress公司cy7c1354 sram接口問題 |
作者:ymj2001 欄目:EDA技術(shù) |
我用XILINX vietexII系列FPGA做了一個(gè)與CYPRESS公司cy7c1354 SRAM接口時(shí)序模塊。有時(shí)工作正常,但有時(shí)我的程序加了另外一些模塊,就不正常了。(這些模塊與接口模塊電路不相關(guān)。)所有的模塊用狀態(tài)機(jī)實(shí)現(xiàn),數(shù)據(jù)從一個(gè)模塊流出,進(jìn)入下一個(gè)模塊。最后把數(shù)據(jù)寫入cy7c1354 。我想請教大家這是為什么呢??有哪位大俠寫過cy7c1354這種 zbt SRAM的控制電路嗎,請指教。謝謝。 |
2樓: | >>參與討論 |
作者: fxwang 于 2006/4/23 0:43:00 發(fā)布:
接口時(shí)序可能有問題 你增加了電路以后,fpga的布線就發(fā)生了變化,相應(yīng)的輸出的時(shí)序也會有些變化。如果你的設(shè)計(jì)工作頻率較高或是最初設(shè)計(jì)時(shí)的時(shí)序就不好,布線的影響就會很明顯。 |
3樓: | >>參與討論 |
作者: xjg1111 于 2006/4/23 18:38:00 發(fā)布:
re 應(yīng)該是時(shí)序操作有問題, 可以仿真一下。 |
|
|
免費(fèi)注冊為維庫電子開發(fā)網(wǎng)會員,參與電子工程師社區(qū)討論,點(diǎn)此進(jìn)入 |
Copyright © 1998-2006 www.udpf.com.cn 浙ICP證030469號 |