|
技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機 | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計 | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
電路板電壓請教。 |
作者:cara82 欄目:技術(shù)交流 |
現(xiàn)在設(shè)計的板子有個問題,請各位大俠幫忙分析分析。 板子的輸入信號有時鐘和8位并行的圖像數(shù)據(jù),直接將差分輸入接到XILINX的FPGA,并且差分時鐘是接到全局時鐘上的,時鐘頻率為62.5M,F(xiàn)PGA程序中利用DCM模塊將其轉(zhuǎn)換成TTL信號并且進行二分頻。之后就將時鐘輸出到外部設(shè)備使用。板子供的是5V直流電,利用電壓轉(zhuǎn)換芯片轉(zhuǎn)成3.3V和1.5V,作為FPGA和其他設(shè)備的電源,F(xiàn)在出現(xiàn)一個很奇怪的現(xiàn)象是板子一旦工作起來,3.3V的電壓就會被抬高到4.3V,如果將時鐘頻率降低一點,電壓抬高的幅度也就降低。比如50M,那么電壓可能會抬到4V。如果FPGA不燒寫程序,那么電壓就正常,為3.3V。 這是改板的電路,與第一版的主要差別就是原來將時鐘接到FPGA的普通IO管腳,而現(xiàn)在接到全局時鐘上。第一版的電壓一直是正常的,不管輸入是多高的時鐘。 請問各位大俠,有可能的原因有哪些呢? |
2樓: | >>參與討論 |
作者: xwj 于 2006/2/19 18:02:00 發(fā)布:
找電感,找電容... |
|
|
免費注冊為維庫電子開發(fā)網(wǎng)會員,參與電子工程師社區(qū)討論,點此進入 |
Copyright © 1998-2006 www.udpf.com.cn 浙ICP證030469號 |