|
技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測(cè)控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動(dòng)編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機(jī) | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計(jì) | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
剛接觸FPGA 問(wèn)個(gè)FPGA 做DDS的問(wèn)題 |
作者:maqiang007 欄目:EDA技術(shù) |
我對(duì)如何用FPGA做DDS有一個(gè)困惑!當(dāng)在FPGA中LUT后數(shù)據(jù)送給DA芯片后,如何啟動(dòng)DA啊,如CS、WE、LOAD等時(shí)序如何產(chǎn)生啊,是用FPGA產(chǎn)生嗎,如何在DA數(shù)據(jù)變化是產(chǎn)生相應(yīng)的時(shí)序! 請(qǐng)指教!!謝謝 |
2樓: | >>參與討論 |
作者: picklas 于 2005/11/21 17:18:00 發(fā)布:
re 出差剛回來(lái)...:> 你對(duì)于輸出信號(hào)要求很?chē)?yán)格么?可不可以把這些控制信號(hào)接死呢?原則上,把控制信號(hào)發(fā)送出去后在開(kāi)始發(fā)送數(shù)據(jù). |
3樓: | >>參與討論 |
作者: 雷風(fēng) 于 2005/11/21 23:14:00 發(fā)布:
用fpga控制是可行的 |
4樓: | >>參與討論 |
作者: computer00 于 2005/11/21 23:43:00 發(fā)布:
用時(shí)鐘觸發(fā)啊。 |
5樓: | >>參與討論 |
作者: hbsjzzx 于 2005/12/15 9:36:00 發(fā)布:
最近剛好做了一個(gè) 最近剛好做了一個(gè),學(xué)校的板子上用的是LATTICE的可編程模擬器件ispPAC20,利用器件內(nèi)建的DAC,在#CS的上升沿將8位數(shù)據(jù)并行讀入DAC。這樣可以: 1.FPGA的8位波形數(shù)據(jù)輸出直接接到PAC的8位數(shù)據(jù)端口 2.將clk接到PAC的#CS 最后測(cè)試波形比較完美。(FPGA芯片是ALTERA Flex10K10) |
免費(fèi)注冊(cè)為維庫(kù)電子開(kāi)發(fā)網(wǎng)會(huì)員,參與電子工程師社區(qū)討論,點(diǎn)此進(jìn)入 |
Copyright © 1998-2006 www.udpf.com.cn 浙ICP證030469號(hào) |