|
|||||||||||
| 技術交流 | 電路欣賞 | 工控天地 | 數字廣電 | 通信技術 | 電源技術 | 測控之家 | EMC技術 | ARM技術 | EDA技術 | PCB技術 | 嵌入式系統(tǒng) 驅動編程 | 集成電路 | 器件替換 | 模擬技術 | 新手園地 | 單 片 機 | DSP技術 | MCU技術 | IC 設計 | IC 產業(yè) | CAN-bus/DeviceNe |
問一個DM642的VIDEO PORT的問題 |
| 作者:oldo 欄目:DSP技術 |
外圍用的是ADV7181作AD轉換,輸入PAL制信號,輸出8位的BT.656格式的數據。 VCACTL寄存器中有關位的設置:EXC=0,FLDD=0,VRST=1。 現象:VIDEO PORT采到的楨數據中奇偶場的順序不固定,有時候是奇場在前,有時候是偶場在前。 調式了很久,不知道問題出在哪里。 請各位賜教,多謝了。 |
| 2樓: | >>參與討論 |
| 作者: oldo 于 2005/6/6 16:32:00 發(fā)布:
說詳細點 主要是將兩場組合成一楨圖象在電腦上播放的時候有時候有錯行的感覺。 觀察采出的奇偶場分離的圖象,發(fā)現奇偶場順序不固定(PAL制的圖象應該是偶場在前吧?) 以為是VPORT中關于場檢測寄存器位的設置沒對,看了半天VPORT的文檔,也沒找出哪里設置有問題。 再次謝謝了 |
|
| 3樓: | >>參與討論 |
| 作者: zhongxon 于 2005/6/6 22:16:00 發(fā)布:
to 你是自己按照簡單的方法寫的驅動還是按著TI的DDK的方法寫的驅動? |
|
| 4樓: | >>參與討論 |
| 作者: oldo 于 2005/6/7 8:33:00 發(fā)布:
自己寫的,沒有用DDK 這種現象和CCD的輸入信號有關系么? |
|
|
|
| 免費注冊為維庫電子開發(fā)網會員,參與電子工程師社區(qū)討論,點此進入 |
Copyright © 1998-2006 www.udpf.com.cn 浙ICP證030469號 |