最新免费av在线观看,亚洲综合一区成人在线,中文字幕精品无码一区二区三区,中文人妻av高清一区二区,中文字幕乱偷无码av先锋

登錄 免費注冊 首頁 | 行業(yè)黑名單 | 幫助
維庫電子市場網(wǎng)
技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng)
驅(qū)動編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機 | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計 | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe

fpga內(nèi)嵌8051

作者:jokeshe 欄目:EDA技術(shù)
軟件仿真怎么實現(xiàn)?
可以用JTAG嗎?資源占用是多少?

2樓: >>參與討論
dandynee
這個8051core 沒有jtag口
不過有vhdl source code,如果對cpu設(shè)計熟悉的話也許可以自己加(俺不會加,呵呵)

modelsim仿真就跟通常的設(shè)計做仿真沒有什么區(qū)別,就是在testbench里把code SRAM初始化一下。

用spartan2的20萬門fpga,資源占了60%,和keilc通過串口調(diào)試的firmware大概要5kbyte多,XC2S200有7kbyte的block SRAM,所以基本沒有辦法實現(xiàn)(就算實現(xiàn)了,用戶能用的SRAM也太小了,當(dāng)然這個東東用來學(xué)習(xí)還是不錯的,純粹fpga來放它做設(shè)計就沒有什么意義了。)


3樓: >>參與討論
violit
頂一下~~60%才能實現(xiàn)真是有點恐怖
 
4樓: >>參與討論
edahooky
才跑12MHZ?
-
資源,優(yōu)化,速度,面積

參與討論
昵稱:
討論內(nèi)容:
 
 
相關(guān)帖子
請好心人給我發(fā)個cpld的資料好么?謝謝
cpld的端口電平問題?
quartusII4.2中用FUNCTION和Timing進行波形仿真結(jié)果完全不同
用Verilog如何設(shè)計雙向數(shù)據(jù)總線?
verilog HDL如何實現(xiàn)參數(shù)化模塊的設(shè)計
免費注冊為維庫電子開發(fā)網(wǎng)會員,參與電子工程師社區(qū)討論,點此進入


Copyright © 1998-2006 www.udpf.com.cn 浙ICP證030469號