接地層如何降低 PCB 噪聲
出處:維庫電子市場(chǎng)網(wǎng) 發(fā)布于:2023-05-12 16:22:52
為什么在 PCB 設(shè)計(jì)中應(yīng)盡可能使用地平面?接地層降低了信號(hào)返回路徑的電感。這反過來又限度地減少了瞬態(tài)接地電流的噪聲。
在本文中,我們將討論信號(hào)路徑如何在多層 PCB 上發(fā)揮作用以及返回路徑電感的概念。
信號(hào)選擇阻抗的路徑
考慮如圖 1 所示的雙層板。底層是地平面,電流源連接到頂層的 U 形跡線。頂層走線通過 VIA1 和 VIA2 連接到底層。

圖 1. 圖片由Analog Devices提供。
首先,如圖 2 所示,直流電流注入頂層走線。

圖 2. 圖片由Analog Devices提供。
電流沿 U 形跡線向下。然后,通過 VIA1,它到達(dá)地平面。地平面的哪一部分會(huì)將電流傳導(dǎo)回 VIA2?我們可以將地平面想象成無數(shù)條平行的窄走線。電流將選擇表現(xiàn)出相對(duì)較小阻抗的跡線。由于從 VIA1 到 VIA2 的直接路徑短且電阻,因此大部分電流將流經(jīng)該路徑。當(dāng)我們離開這條阻力的路徑時(shí),電流密度將迅速下降。
現(xiàn)在,假設(shè)我們將交流電流注入 U 形走線。
它會(huì)采用與直流電流相同的路徑嗎?
直流電流采用阻抗(或電阻)的路徑。對(duì)于交流電流,阻抗取決于路徑的電阻和電感。雖然短路徑提供的電阻,但它不一定提供的電感。路徑的電感取決于電流產(chǎn)生的環(huán)路面積。圖 3 顯示了信號(hào)跡線及其返回路徑創(chuàng)建的示例電流環(huán)路。如果電流形成的環(huán)路面積增加,電感將成比例增加。

圖 3. 圖片由Analog Devices提供。
例如,圖 4 中的紅色返回路徑創(chuàng)建了一個(gè)比綠色路徑更大的循環(huán)。因此,在這兩條路徑之間,交流電流流經(jīng)電感較小的綠色路徑。對(duì)于路徑的整體阻抗,我們實(shí)際上應(yīng)該同時(shí)考慮電阻和電感。然而,隨著交流信號(hào)頻率的增加,電感對(duì)路徑阻抗的貢獻(xiàn)終變得比電阻大幾個(gè)數(shù)量級(jí)。因此,如圖 4 所示,高頻返回電流將直接在 U 形跡線下方流動(dòng),以化環(huán)路面積(為簡(jiǎn)單起見,我們忽略了路徑電阻)。當(dāng)我們遠(yuǎn)離地平面中的這條路徑時(shí),電流密度將迅速降低。

圖 4. 圖片由Analog Devices提供
對(duì)于上面的例子,我們有一個(gè)地平面,可以將其想象成無數(shù)條平行的窄路徑。返回電流流過那些使阻抗的路徑。對(duì)于雙層板,我們買不起地平面。在這種情況下,我們可能有一條用于返回電流的軌道(而不是一個(gè)平面)。電流被迫通過這條路徑,即使它可能表現(xiàn)出很大的電感。對(duì)于兩層板的一些關(guān)鍵信號(hào)走線(例如時(shí)鐘信號(hào)),我們可以布置適當(dāng)?shù)姆祷芈窂?,但我們無法對(duì)電路板上的所有走線都這樣做。我們?nèi)绾尾拍芙档碗p面板上所有走線的電流路徑電感?我們將很快討論雙層板的高效接地系統(tǒng),
為什么返回路徑電感很重要?
返回路徑電感的簡(jiǎn)單模型可以通過將電感器與電路原理圖的地串聯(lián)來獲得。圖 5 顯示了一個(gè)示例。假設(shè)門 1 的輸出從邏輯高變?yōu)檫壿嫷?。這將通過接地路徑釋放存儲(chǔ)在 C STRAY中的電荷??紤]到今天的快速邏輯門,放電將在很短的時(shí)間內(nèi)發(fā)生 (Δ t )。放電電流將流過接地電感。如果在邏輯轉(zhuǎn)換期間通過電感器的電流變化了 Δ I,則邏輯門的接地將反彈 V=LΔIΔt。
在這種情況下,處于邏輯低電平的門(圖 4 中的門 2)的輸出將經(jīng)歷噪聲電壓脈沖。如果足夠大,這個(gè)噪聲電壓會(huì)導(dǎo)致門 4 的輸出發(fā)生不需要的轉(zhuǎn)換。
此外,如圖 4 所示,接地噪聲電壓可以耦合到離開 PCB 的電纜。作為天線,這些電纜會(huì)輻射并導(dǎo)致 EMC 問題。
圖 5 揭示了接地電感可能導(dǎo)致問題的另一種有趣機(jī)制。當(dāng)門 1 的輸出從邏輯高電平轉(zhuǎn)換為邏輯低電平時(shí),門 1 內(nèi)的晶體管將雜散電容連接到接地路徑產(chǎn)生的電感器。如果將 CSTRAY 連接到接地電感的晶體管表現(xiàn)出較小的電阻,則會(huì)產(chǎn)生高 Q 串聯(lián)諧振電路。這會(huì)導(dǎo)致帶有相當(dāng)大振鈴的邏輯門轉(zhuǎn)換。如果我們不能充分降低接地電感,我們可能需要添加一個(gè)與柵極輸出串聯(lián)的電阻(例如 51 Ω)以抑制振鈴。

圖 5. 圖片由電磁兼容工程提供。
上述噪聲機(jī)制表明,接地路徑電感在設(shè)計(jì) PCB 時(shí)至關(guān)重要。如前所述,多層板允許我們擁有堅(jiān)固的接地層,這可以顯著降低接地電感。然而,對(duì)于雙面板,我們必須借助其他技術(shù)來實(shí)現(xiàn)低電感接地系統(tǒng)。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://www.udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 7個(gè)常見的DFM問題及其對(duì)PCB制造的影響2025/10/14 17:12:19
- PCB板層設(shè)計(jì)與電磁兼容性的關(guān)系解析2025/9/26 13:01:30
- 銅基板是什么?一文讀懂“散熱界的扛把子”2025/9/9 9:03:53
- 盲孔、埋孔、通孔、半孔——電路板孔洞的四大分類解析2025/9/9 8:59:38
- LDO 電源 PCB 設(shè)計(jì)從原理到布局要點(diǎn)2025/9/4 16:28:44









