Cadence - 成熟的PCIe 6.0 IP可極大降低復(fù)雜系統(tǒng)開(kāi)發(fā)難度
出處:維庫(kù)電子市場(chǎng)網(wǎng) 發(fā)布于:2023-06-29 16:52:00
人工智能/機(jī)器學(xué)習(xí)(ML)應(yīng)用的變革以及企業(yè)工作負(fù)載加速遷移至云端的趨勢(shì),持續(xù)推動(dòng)數(shù)據(jù)流量前所未有的增長(zhǎng)。為了應(yīng)對(duì)未來(lái)對(duì)數(shù)據(jù)帶寬的需求,PCI-SIG于2019年發(fā)布了PCIe 6.0,將數(shù)據(jù)傳輸速率翻倍至64GT/s。終版PCIe 6.0標(biāo)準(zhǔn)已于2022年1月正式發(fā)布。
PCIe 6.0的主要挑戰(zhàn)將I/O帶寬從PCIe 5.0的32GT/s翻倍至64GT/s給信號(hào)完整性(SI)帶來(lái)了巨大挑戰(zhàn)。PCIe向后兼容的需求必須持續(xù)支持PCB、連接頭和擴(kuò)展卡等傳統(tǒng)通道。數(shù)據(jù)速率為32GT/s且采用不歸零制(NRZ)編碼時(shí),傳統(tǒng)通道的插入損耗總和在奈奎斯特頻率(16GHz)下可達(dá)到36dB以上;當(dāng)速率提升至64GT/s NRZ時(shí),奈奎斯特頻率翻倍至32GHz,通道的頻率相關(guān)損耗將增加到70dB以上。如此的全通道信號(hào)損失將令噪音完全無(wú)法識(shí)別,傳輸?shù)臄?shù)據(jù)將無(wú)法被有效還原。
PAM4加持PCIe
將信號(hào)調(diào)制模式從非歸零編碼(NRZ)改至四電平脈沖幅度調(diào)制(PAM4)是PCIe 6.0克服通道信號(hào)損失挑戰(zhàn)的方法。PAM4是一種多電平信號(hào)傳輸技術(shù),每個(gè)單位時(shí)間(UI)傳輸2比特,而NRZ每個(gè)單位時(shí)間僅傳輸1比特(見(jiàn)圖2)。采用PAM4信號(hào)調(diào)制技術(shù)的PCIe 6.0每個(gè)UI可以傳輸2比特?cái)?shù)據(jù),數(shù)據(jù)速率在奈奎斯特頻率不變的情況下增加一倍,成為PCIe 6.0的一大優(yōu)勢(shì)。通道損失也因此與PCIe 5.0一樣可控。
然而,升級(jí)至采用PAM4信號(hào)調(diào)制的PCIe版本還需要解決一系列挑戰(zhàn),并應(yīng)對(duì)因此導(dǎo)致的復(fù)雜性上升。幸運(yùn)的是,Cadence對(duì)PAM4并不陌生。早在2017年,Cadence就通過(guò)對(duì)Nusemi公司的收購(gòu)開(kāi)始研發(fā)112Gb/s的PAM4技術(shù)。今天,Cadence已經(jīng)是多個(gè)先進(jìn)FinFET節(jié)點(diǎn)下112G/56G PAM4 SerDes IP的供應(yīng)商,客戶(hù)使用我們的IP已經(jīng)開(kāi)發(fā)出多項(xiàng)成功的芯片設(shè)計(jì)。
協(xié)議更新,為效率而生
PIPE到控制器的接口也升級(jí)到了6.0版本,延遲進(jìn)一步降低。
PCIe 6.0標(biāo)準(zhǔn)引入了流控制單元的概念(FLIT),與PAM4所需的前向糾錯(cuò)(FEC)高效協(xié)同,為采用常見(jiàn)配置的主流負(fù)載提供更低的延遲。
PCIe前代版本通過(guò)動(dòng)態(tài)鏈路帶寬和低功耗狀態(tài)實(shí)現(xiàn)節(jié)能。但在此過(guò)程中,動(dòng)態(tài)鏈路帶寬會(huì)干擾數(shù)據(jù)流的傳輸。PCIe 6.0采用全新的低功耗狀態(tài)L0p,可在不干擾數(shù)據(jù)流的前提下允許功耗相對(duì)帶寬的按比例調(diào)整。
Cadence致力于引領(lǐng)行業(yè)采用的PCIe 6.0標(biāo)準(zhǔn),用PCIe 6.0 IP解決方案應(yīng)對(duì)前沿領(lǐng)域快速變革的技術(shù)需求。過(guò)去20年,Cadence一直是PCIe PHY和控制器的供應(yīng)商。采用Cadence的PAM4技術(shù)以及經(jīng)過(guò)驗(yàn)證的112G/56G PAM4以太網(wǎng)PHY IP,結(jié)合在PCIe領(lǐng)域深厚的經(jīng)驗(yàn),Cadence致力于為市場(chǎng)提供的PCIe 6.0 PHY和控制器IP。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類(lèi)作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- ASK 解調(diào)的核心要點(diǎn)與實(shí)現(xiàn)方式2025/9/5 16:46:17
- 雙偶極子天線:結(jié)構(gòu)、特性與應(yīng)用全解析2025/9/3 10:29:21
- 幾種流行無(wú)線通信方式及其特點(diǎn)2025/9/2 17:14:12
- 解密射頻線纜彎曲衰減變化,掌握有效應(yīng)對(duì)策略2025/8/29 16:22:47
- LoRa1120 模塊與 ESP32 點(diǎn)對(duì)點(diǎn) LoRa 通信實(shí)踐全流程2025/8/29 16:16:44
- 編碼器的工作原理及作用1
- 超強(qiáng)整理!PCB設(shè)計(jì)之電流與線寬的關(guān)系2
- 三星(SAMSUNG)貼片電容規(guī)格對(duì)照表3
- 電腦藍(lán)屏代碼大全4
- 國(guó)標(biāo)委發(fā)布《電動(dòng)汽車(chē)安全要求第3部分:人員觸電防護(hù)》第1號(hào)修改單5
- 通俗易懂談上拉電阻與下拉電阻6
- 繼電器的工作原理以及驅(qū)動(dòng)電路7
- 電容單位8
- 跟我學(xué)51單片機(jī)(三):?jiǎn)纹瑱C(jī)串口通信實(shí)例9
- 一種三極管開(kāi)關(guān)電路設(shè)計(jì)10