高速pcb電路設(shè)計中降低信號衰減方法
出處:上海韜放電子 發(fā)布于:2021-01-28 13:43:01
高速電路設(shè)計中的信號衰減是讓人頭疼的一件事,作為電路設(shè)計工程師在布線時應(yīng)該降低信號衰減。本文主要介紹高速電路設(shè)計中降低信號衰減方法,希望對你有所幫助。
一、降低電抗路徑
在高速電路設(shè)計中,將接地層分為數(shù)字部分和模擬部分,但應(yīng)將這兩個部分連接在靠近電源的地方,以便提供一條短的電抗路徑。同時,將電路接地通孔柵欄放置在高速電源平面周圍會產(chǎn)生良好的抑制效果,因為它會產(chǎn)生兩個異相輻射器。
二、保證電源完整性
高速電路設(shè)計時加一個高速地,這樣防止模擬電路和數(shù)字電路對高速電路部分產(chǎn)生干擾和輻射。如果層數(shù)允許,將高速電源平面放置在兩個接地平面之間,這將使板上的高速電源平面和接地平面分離。
三、確保阻抗一致性
在高速電路設(shè)計中,由于高速信號會在較短的走線上產(chǎn)生傳輸線效應(yīng),因此較好使高速走線盡可能短。在電路板上使用阻抗控制,以確保走線在整個電路板上具有一致的阻抗。
四、注意過孔
高速電路設(shè)計時,以盡量降低使用過孔數(shù)量。因為每個通孔都會給走線增加阻抗,而設(shè)計通孔以使其具有與走線匹配的特定阻抗非常困難。應(yīng)該對任何通孔進行反鉆,以防止信號共振,并且應(yīng)格外小心,以確保差分對上的反鉆是對稱的。如果必須要在高速走線上使用過孔,選擇是并行使用兩個過孔以防止阻抗變化。這樣有兩個好處,1、它降低了走線上的附加阻抗;2、并聯(lián)的兩個通孔的總阻抗降低,從而增加了通孔對信號的低諧振頻率。
五、使用表面貼裝元件
高速信號設(shè)計時,使用表面貼裝元件。因為使用通孔組件,則元件引腳上的剩余部分會產(chǎn)生另一個信號反射源,從而引起信號衰減。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 銅基板是什么?一文讀懂“散熱界的扛把子”2025/9/9 9:03:53
- 盲孔、埋孔、通孔、半孔——電路板孔洞的四大分類解析2025/9/9 8:59:38
- LDO 電源 PCB 設(shè)計從原理到布局要點2025/9/4 16:28:44
- 深度剖析 PCB 晶振設(shè)計:工作原理與詳細(xì)步驟指南2025/9/3 11:02:26
- PCB走線,盲目拉線,拉了也是白拉!2025/8/22 16:08:34