最新免费av在线观看,亚洲综合一区成人在线,中文字幕精品无码一区二区三区,中文人妻av高清一区二区,中文字幕乱偷无码av先锋

剖析 FPGA 的電源管理

出處:電子創(chuàng)新網(wǎng) 發(fā)布于:2019-03-01 14:18:44

  為FPGA應(yīng)用設(shè)計(jì)良好的電源管理解決方案并非簡單的任務(wù)。
  為FPGA應(yīng)用設(shè)計(jì)良好的電源管理解決方案并非簡單的任務(wù),而目前已經(jīng)有許多相關(guān)的技術(shù)討論。今天為大家分享的內(nèi)容一方面旨在找到正確解決方案,并選擇合適的電源管理產(chǎn)品,另一方面則是提出如何優(yōu)化實(shí)際解決方案,以用于FPGA之相關(guān)建議。
  找到合適的電源解決方案
  尋找為FPGA供電的解決方案并不簡單。許多供應(yīng)商以適合為FPGA供電的名義推銷某些產(chǎn)品,為FPGA供電的DC-DC轉(zhuǎn)換器選擇有何特定要求?其實(shí)并不多。一般而言,所有電源轉(zhuǎn)換器都可用來為FPGA供電。推薦某些產(chǎn)品通常是基于以下事實(shí):許多FPGA應(yīng)用需要多個(gè)電壓軌,例如用于FPGA和I/O,還可能需要額外的電壓軌來用于DDR內(nèi)存。將多個(gè)DC-DC轉(zhuǎn)換器全部整合到單個(gè)穩(wěn)壓器芯片中的電源管理IC(PMIC)常常是其。
  一種為特定FPGA尋找供電解決方案的流行方法,是使用許多FPGA供應(yīng)商均提供的已有電源管理參考設(shè)計(jì)。這對(duì)于優(yōu)化設(shè)計(jì)來說是一個(gè)很好的入門方式,但此類設(shè)計(jì)往往需要修改,因?yàn)镕PGA系統(tǒng)通常需要額外的電壓軌和負(fù)載,這些也需要供電,且在參考設(shè)計(jì)上增加一些東西常常也是必要的。還有一件事需要考慮,那就是FPGA的輸入電源不是固定的,輸入電壓在很大程度上取決于實(shí)際的邏輯位準(zhǔn),以及FPGA所實(shí)現(xiàn)的設(shè)計(jì)。完成對(duì)電源管理參考設(shè)計(jì)的修改之后,它看起來將與初的參考設(shè)計(jì)不同??赡苡腥藭?huì)宣稱,的解決方案是根本不用電源管理參考設(shè)計(jì),而是直接將所需的電壓軌和電流輸入到電源管理選型與優(yōu)化工具中,例如 ADI 的 LTpowerCAD等。


  1
  圖1 透過 LTpowerCAD工具選擇合適的DC-DC轉(zhuǎn)換器為FPGA供電。
  LTpowerCAD 可用來為各個(gè)電壓軌提供電源解決方案,還提供一系列參考設(shè)計(jì),以讓設(shè)計(jì)人員快速入門,且該工具可以。一旦選擇了電源架構(gòu)和各個(gè)電壓轉(zhuǎn)換器,就需要選擇合適的被動(dòng)組件來設(shè)計(jì)電源。進(jìn)行這件事時(shí),需要牢記 FPGA 的特殊負(fù)載要求,它們分別是:
  各項(xiàng)電流需求
  電壓軌時(shí)序控制
  電壓軌單調(diào)上升
  快速電源瞬變
  電壓精準(zhǔn)度
  各項(xiàng)電流需求
  FPGA的實(shí)際電流消耗在很大程度上取決于使用情況。不同的頻率和不同的FPGA內(nèi)容需要不同的功率,因此,在FPGA系統(tǒng)的設(shè)計(jì)過程中,典型FPGA設(shè)計(jì)的終電源規(guī)格必然會(huì)發(fā)生變化。FPGA制造商提供的功率估算工具有助于計(jì)算解決方案所需的功率等級(jí),在構(gòu)建實(shí)際硬件之前,獲得這些信息會(huì)非常有用。但是,為了利用此類功率估算工具獲得有意義的結(jié)果,F(xiàn)PGA的設(shè)計(jì)必須終確定,或者至少接近終完成。
  在一般的情況下,工程師設(shè)計(jì)電源時(shí)考慮的是FPGA電流。如果終發(fā)現(xiàn)實(shí)際FPGA設(shè)計(jì)需要的功率更少,設(shè)計(jì)人員就會(huì)縮減電源。
  電壓軌時(shí)序控制
  許多FPGA要求不同電源電壓軌以特定順序上電。電壓的供應(yīng)往往需要早于I/O電壓的供應(yīng),否則一些FPGA會(huì)被損壞。為了避免這種情況,電源需要按正確的順序上電。使用標(biāo)準(zhǔn)DC-DC轉(zhuǎn)換器上的致能接腳,可以輕松實(shí)現(xiàn)簡單的上電時(shí)序控制。然而,組件關(guān)斷通常也需要時(shí)序控制,僅執(zhí)行致能接腳時(shí)序控制,很難取得良好的結(jié)果。更好的解決辦法是使用具有進(jìn)階整合時(shí)序控制功能的 PMIC,例如集成四通道低噪聲降壓穩(wěn)壓器的電源解決方案——ADP5014,圖2中以紅色表示的特殊電路模塊支持調(diào)整上電和關(guān)斷時(shí)序。


  2
  圖2 PMIC整合了對(duì)靈活控制上電/關(guān)斷時(shí)序的支持。
  圖3顯示了利用此組件實(shí)現(xiàn)的時(shí)序控制。透過PMIC上的延遲(DL)接腳可以輕松調(diào)整上電和關(guān)斷時(shí)序的時(shí)間延遲。
  

  圖3 多個(gè)FPGA電源電壓的啟動(dòng)和關(guān)斷順序。
  如果使用多個(gè)單獨(dú)的電源,增加時(shí)序控制芯片便可實(shí)現(xiàn)所需的上電/關(guān)斷順序。一個(gè)例子是四通道電源排序器 LTC2924,它既能控制DC-DC轉(zhuǎn)換器的致能接腳來打開和關(guān)閉電源,也能驅(qū)動(dòng)高階N信道MOSFET來將FPGA與某個(gè)電壓軌連接和斷開。
  電壓軌單調(diào)上升
  除了電壓時(shí)序之外,啟動(dòng)過程中還可能要求電壓單調(diào)上升,這意味著電壓僅線性上升,如圖4中的電壓A所示,此圖中的電壓B是電壓非單調(diào)上升的例子。在啟動(dòng)過程中,當(dāng)電壓上升到一定電平時(shí)負(fù)載開始拉大電流,就會(huì)發(fā)生這種情況,防止這種情況的一種辦法,是延長電源的軟啟動(dòng)時(shí)間,并選擇能夠快速提供大量電流的電源轉(zhuǎn)換器。


  4
  圖4 電壓A單調(diào)上升,電壓B非單調(diào)上升。
  快速電源瞬變
  FPGA的另一個(gè)特點(diǎn)是它會(huì)非常迅速地開始汲取大量電流,這會(huì)在電源上造成很高的負(fù)載瞬變。出于這個(gè)原因,許多FPGA需要大量的輸入電壓去耦,陶瓷電容非??拷赜迷诮M件的VCORE和GND接腳之間,高達(dá)1mF的值非常常見。如此高電容有助于降低對(duì)電源提供非常高峰值電流的需求,但是,許多開關(guān)穩(wěn)壓器和LDO規(guī)定了輸出電容,F(xiàn)PGA的輸入電容要求可能超過電源允許的輸出電容。
  電源不喜歡非常大的輸出電容,因?yàn)樵趩?dòng)期間,開關(guān)穩(wěn)壓器的輸出電容看來像短路。對(duì)此問題有一個(gè)解決辦法,較長的軟啟動(dòng)時(shí)間可以讓大電容組上的電壓穩(wěn)定地升高,電源不會(huì)進(jìn)入短路限流模式。


  5
  圖5 很多FPGA的輸入電容要求。
  一些電源轉(zhuǎn)換器不喜歡過大輸出電容的另一個(gè)原因是該電容值會(huì)成為調(diào)節(jié)回路的一部分。整合回路補(bǔ)償?shù)霓D(zhuǎn)換器不允許輸出電容過大,以防止穩(wěn)壓器的環(huán)路不穩(wěn)定,在高階回饋電阻上使用前饋電容常??梢杂绊懣刂苹芈罚鐖D6所示。


  6
  圖6 當(dāng)沒有回路補(bǔ)償接腳可用時(shí),利用前饋電容可以調(diào)節(jié)控制回路。
  針對(duì)電源的負(fù)載瞬變和啟動(dòng)行為,開發(fā)工具鏈(包括LTpowerCAD,尤其是LTspice)非常有幫助。該工具可以達(dá)到良好的建模和模擬,從而有效實(shí)現(xiàn)FPGA的大輸入電容與電源的輸出電容的去耦,圖6即展示了這一個(gè)概念。
  雖然負(fù)載端(POL)電源的位置往往靠近負(fù)載,但在電源和FPGA輸入電容之間常常存在一些PCB布線。當(dāng)電路板上有多個(gè)彼此相鄰的FPGA輸入電容時(shí),離電源遠(yuǎn)的那些電容對(duì)電源傳遞函數(shù)的影響較小,因?yàn)樗鼈冎g不僅存在一些電阻,還存在寄生布線電感。這些寄生電感允許FPGA的輸入電容大于電源輸出電容的限值,即使所有電容都連接到電路板上的同一節(jié)點(diǎn)也無妨。在LTspice中,可以將寄生布線電感添加到原理圖中,并且可以模擬這些影響,當(dāng)電路建模中包含足夠的寄生組件時(shí),仿真結(jié)果接近實(shí)際結(jié)果。
  電壓精準(zhǔn)度
  FPGA電源的電壓精準(zhǔn)度通常要求非常高,3%的變化容差帶相當(dāng)常見。例如,為使0.85V的Stratix V電壓軌保持在3%的電壓精準(zhǔn)度窗口內(nèi),要求全部容差帶僅為25.5mV,這個(gè)小窗口包括負(fù)載瞬變后的電壓變化,以及直流精準(zhǔn)度。同樣,對(duì)于此類嚴(yán)格要求,包括LTpowerCAD和LTspice在內(nèi)的可用電源工具鏈在電源設(shè)計(jì)過程中非常重要。


  1
  圖7 電源輸出電容與FPGA輸入電容之間的寄生去耦。
  關(guān)于FPGA輸入電容的選擇
  為了快速提供大電流,通常選擇陶瓷電容。此類電容很適合這種用途,但需要小心選擇,使其真實(shí)電容值不隨直流偏置電壓而下降。一些陶瓷電容,尤其是Y5U型,當(dāng)直流偏置電壓接近其額定直流電壓時(shí),其真實(shí)電容值會(huì)降低到只有標(biāo)稱值的20%。

關(guān)鍵詞:剖析 FPGA 的電源管理 FPGA

版權(quán)與免責(zé)聲明

凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://www.udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。

本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。

如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。

1000萬的FPGA芯片長什么樣?
廣告
OEM清單文件: OEM清單文件
*公司名:
*聯(lián)系人:
*手機(jī)號(hào)碼:
QQ:
有效期:

掃碼下載APP,
一鍵連接廣大的電子世界。

在線人工客服

買家服務(wù):
賣家服務(wù):
技術(shù)客服:

0571-85317607

網(wǎng)站技術(shù)支持

13606545031

客服在線時(shí)間周一至周五
9:00-17:30

關(guān)注官方微信號(hào),
第一時(shí)間獲取資訊。

建議反饋

聯(lián)系人:

聯(lián)系方式:

按住滑塊,拖拽到最右邊
>>
感謝您向阿庫提出的寶貴意見,您的參與是維庫提升服務(wù)的動(dòng)力!意見一經(jīng)采納,將有感恩紅包奉上哦!