什么是遲滯比較器?
出處:維庫電子市場網(wǎng) 發(fā)布于:2023-06-29 17:16:19
圖1a給出了一個遲滯比較器,人們所熟悉的“史密特”電路即是有遲滯的比較器。圖1b為遲滯比較器的傳輸特性。
遲滯比較器
遲滯比較器的輸出VO與輸入VI不成線性關(guān)系,輸出電壓的轉(zhuǎn)換臨界條件是
門限電壓VP(同相輸入端的電壓)≈VN(反相輸入端的電壓)=VI(參考基準電壓)
VP=VN=[(R1×VREF)/(R1+R2)]+[(R2×VO)/(R1+R2)] (公式-1)
根據(jù)輸出電壓VO的不同值(VOH或VOL)可以分別求出上門限電壓VT+和下門限電壓VT-分別為:
VT+={[1+(R1/R2)]×VREF}-[(R1/R2)×VOL] (公式-2)
VT-={[1+(R1/R2)]×VREF}-[(R1/R2)×VOH] (公式-3)
那么門限寬度為:
ΔVT=(R1/R2)×(VOH-VOL) (公式-4)
工作電壓=12V
基準電壓VREF=1V
輸入電壓VI=1~5V
R1=1000Ω=1KΩ
R2=1000000Ω=1MΩ
反饋系數(shù)=R1/(R1+R2)=0.000999
比較器輸出電壓VOH=12V, VOL=0V
而比較器的門限寬度/輸出電壓=反饋系數(shù)
即反饋系數(shù)×輸出電壓=門限寬度
0.000999×12=0.011988≈0.012V
根據(jù)(公式-2)VT+={[1+(R1/R2)]×VREF}-[(R1/R2)×VOL]
={[1+(1000/1000000)]×1}-[(1000/1000000)×0]
=1.001-0
=1.001(V)
根據(jù)(公式3)VT-={[1+(R1/R2)]×VREF}-[(R1/R2)×VOH]
={[1+(1000/1000000)]×1}-[(1000/1000000)×12]
=1.001-0.012
=0.989(V)
根據(jù)(公式-4)ΔVT=(R1/R2)×(VOH-VOL)
=(1000/1000000)×12
=0.012(V)
驗證
VT+-VT- =1.001-0.989=0.012(V)
可以通過改變R2達到改變反饋系數(shù)來調(diào)節(jié)ΔVT的范圍。
例如將R2改為10KΩ時,則
ΔVT=(R1/R2)×(VOH-VOL)
=(1000/10000)×12
=1.2(V)
例如將R2改為100KΩ時,則 ΔVT=(R1/R2)×(VOH-VOL)
=(1000/100000)×12
=0.12(V)
版權(quán)與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.udpf.com.cn,違反者本網(wǎng)將追究相關(guān)法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 什么是芯片的納米等級的含義,28nm,14nm,3nm 工藝2025/9/15 15:13:16
- 一文詳解:半導(dǎo)體、芯片、集成電路、晶圓之差異2025/9/15 15:09:48
- 深度解析:“直流變頻” 與 “變頻” 的本質(zhì)區(qū)別與應(yīng)用選擇2025/9/12 9:46:11
- 電容的作用是干什么2025/9/10 9:25:09
- 場效應(yīng)管和MOS管區(qū)別?一問全解析2025/9/9 9:26:24