 |
PMC-Sierra||DDR2|| 的PDF資料
暫且沒有下載
|
|
|
|
其他型號 |
|
PMC-Sierra新推1.8 GHz主頻雙CPU核 64位MIPS-Powered多處理器和DDR2
PMC-Sierra公司在的秋季處理器論壇(Fall Processor Forum)上發(fā)布了其第三代高集成64位MIPS-Powered多處理器。這款RM11200處理器采用PMC-Sierra業(yè)經(jīng)驗證的系統(tǒng)級芯片(Soc)平臺設(shè)計方案和90納米CMOS制程工藝,集成兩個全新設(shè)計的1.8 GHz E11K CPU核心,并采用了高速內(nèi)存和I/O接口,其中包括兩個DDR2、兩個PCI Express、四個千兆以太網(wǎng)端口和HyperTransport(參見圖1)。RM11200處理器在設(shè)計上為客戶提供了最高水平的處理性能、低功耗以及高度集成,可用于高性能的網(wǎng)絡(luò)、存儲和通訊應(yīng)用,如企業(yè)路由器、存儲系統(tǒng)和DSLAM。
業(yè)界分析師兼嵌入式處理器測試基準(zhǔn)聯(lián)盟(EEMBC)主席Markus Levy表示:“PMC-Sierra作為高運行頻率嵌入式處理器的重量級供貨商地位一直廣為業(yè)界認(rèn)可,這一點在新E11K核心上再次得到體現(xiàn)。而且,PMC-Sierra為這款1.8GHz嵌入式處理器核心配備了滿足下一代嵌入式系統(tǒng)要求的外設(shè),其中包括了DDR2-800。顯而易見,RM11200處理器將提供MIPS-based處理器的最佳性能!
PMC-Sierra微處理器產(chǎn)品部副總裁兼總經(jīng)理 Steve Perna表示:“系統(tǒng)設(shè)計人員在開發(fā)高性能設(shè)備時通常會面臨多項難題,其中包括如何平衡高I/O帶寬、低內(nèi)存延遲、高處理性能和低功耗之間的需求關(guān)系。唯有RM11200處理器能夠解決這些關(guān)鍵性的難題,為客戶提供最理想的系統(tǒng)性能和低功耗。”
為了滿足下一代網(wǎng)絡(luò)、存儲和通訊設(shè)備的高帶寬要求,RM11200處理器提供了諸如DDR2、PCI Express、千兆以太網(wǎng)和HyperTransport等多種內(nèi)存和I/O接口。它的兩個64位DDR2內(nèi)存控制器支持高達DDR2-800的頻率,并且支持8位ECC糾錯。PCI Express接口可支持兩個4-lane接口或單個8-lane接口。其4個以太網(wǎng)接口支持每端口8個隊列自動分配,并能執(zhí)行硬件校驗和功能。另外,HyperTransport接口運行速率高達600 MHz,可提供高達10 Gbps的全雙工帶寬。所有這些I/O接口都支持Direct Deposit。這項技術(shù)允許外部的外設(shè)直接寫入到L2高速緩存中,從而避免了代價高昂的外部內(nèi)存存取,同時大幅提高了系統(tǒng)性能。
以E9K CPU業(yè)經(jīng)證實的優(yōu)異性能為基礎(chǔ),每個E11K核心均將指令Cache容量翻4倍至64KB、將數(shù)據(jù)Cache容量翻2倍至32KB,并提供了共達1 MB的芯片內(nèi)L2高速緩存,而且L1和L2緩存均采用了ECC糾錯以保持最高的數(shù)據(jù)可靠性。雙7級對稱式超標(biāo)量E11K核心采用5態(tài)MOESI高速緩存同步協(xié)議,支持全硬件處理器對處理器的高速緩存同步功能,并且支持每個I/O接口的全硬件I/O同步功能。
XBAR采用極低的3納秒端口對端口延遲時間,將處理器核心、內(nèi)存和I/O接口連接起來,并且支持累計超過1 Tbit/s的帶寬。XBAR采用了無時鐘(clockless)技術(shù),由于這項技術(shù)不需要全局時鐘信號,從而削減了這方面的功耗。因此,XBAR的功耗與其正在交換的數(shù)據(jù)量成正比(參見圖1中的系統(tǒng)框圖)。
大批量定價估計為450美元。RM11200處理器采用90納米CMOS制程工藝,并以1152針Flip Chip BGA封裝供貨。提供全套的支持產(chǎn)品包,包括數(shù)據(jù)手冊、應(yīng)用說明、參考設(shè)計和軟件。
來源:小草
本頁面信息由維庫用戶提供,如有侵犯您的知識產(chǎn)權(quán),請致電本站,本站核實后將迅速刪除!